期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于E-TSPC技术的10 GHz低功耗多模分频器的设计
被引量:
1
1
作者
胡帅帅
周玉梅
张锋
《半导体技术》
CAS
CSCD
北大核心
2016年第2期96-101,共6页
基于扩展的真单相时钟(E-TSPC)技术,设计了一款用于10 GHz扩频时钟发生器(SSCG)的分频比范围为32~63的多模分频器(MMD)。在设计中,基于D触发器的2/3分频器采用了动态E-TSPC技术,这不仅降低了功耗和芯片面积,而且改善了最高工作频...
基于扩展的真单相时钟(E-TSPC)技术,设计了一款用于10 GHz扩频时钟发生器(SSCG)的分频比范围为32~63的多模分频器(MMD)。在设计中,基于D触发器的2/3分频器采用了动态E-TSPC技术,这不仅降低了功耗和芯片面积,而且改善了最高工作频率。MMD由5级2/3分频器级联而成,由5 bit数字码控制。详细介绍和讨论了2/3分频器和MMD的工作原理和优势。MMD是SSCG的一部分,采用55 nm CMOS工艺进行了流片,芯片面积为35μm×10μm,电源电压为1.2 V,最高工作频率为10 GHz,此时功耗为1.56 m W。
展开更多
关键词
扩展
的
真
单相
时钟
(E-TSPC)
多模分频器(MMD)
扩频
时钟
发生器(SSCG)
低功耗
动态逻辑
下载PDF
职称材料
基于CMOS工艺的9GHz~18GHz宽带高速多模分频器设计
2
作者
郝木真
刘晓东
+3 位作者
胡洲勇
刘志哲
王川
孙迪
《导航与控制》
2022年第3期140-146,224,共8页
在毫米波锁相环频率合成器中,压控振荡器输出的高频信号通常需要经过预分频后输入至多模分频器进行连续整数分频,而提高多模分频器的工作频率以减少预分频器级数可以提高锁相环系统的相位噪声性能。为实现高频环境下的连续整数分频功能...
在毫米波锁相环频率合成器中,压控振荡器输出的高频信号通常需要经过预分频后输入至多模分频器进行连续整数分频,而提高多模分频器的工作频率以减少预分频器级数可以提高锁相环系统的相位噪声性能。为实现高频环境下的连续整数分频功能,介绍了一种基于55nm CMOS工艺的9GHz~18GHz宽带高速可编程多模分频器的设计。该设计采用多级2/3分频器级联结构,通过控制有效的级联级数扩展分频范围,使之可实现16~524287连续分频比,通过采用电流模逻辑和扩展真单相时钟技术提高了工作频率。完成了版图绘制和寄生参数的提取仿真,后仿真结果显示,整体电路实现了9GHz~18GHz的工作频率范围。当输入信号被分频至100MHz输出时,相位噪声约为-142dBc/Hz@1kHz,具有高频率、大带宽、低相位噪声的优点。
展开更多
关键词
锁相环
多模分频器
电流模逻辑
扩展真单相时钟
原文传递
题名
基于E-TSPC技术的10 GHz低功耗多模分频器的设计
被引量:
1
1
作者
胡帅帅
周玉梅
张锋
机构
中国科学院微电子研究所
出处
《半导体技术》
CAS
CSCD
北大核心
2016年第2期96-101,共6页
基金
国家高技术研究发展计划(863计划)资助项目(2011AA010403)
国家自然科学基金资助项目(61474134)
文摘
基于扩展的真单相时钟(E-TSPC)技术,设计了一款用于10 GHz扩频时钟发生器(SSCG)的分频比范围为32~63的多模分频器(MMD)。在设计中,基于D触发器的2/3分频器采用了动态E-TSPC技术,这不仅降低了功耗和芯片面积,而且改善了最高工作频率。MMD由5级2/3分频器级联而成,由5 bit数字码控制。详细介绍和讨论了2/3分频器和MMD的工作原理和优势。MMD是SSCG的一部分,采用55 nm CMOS工艺进行了流片,芯片面积为35μm×10μm,电源电压为1.2 V,最高工作频率为10 GHz,此时功耗为1.56 m W。
关键词
扩展
的
真
单相
时钟
(E-TSPC)
多模分频器(MMD)
扩频
时钟
发生器(SSCG)
低功耗
动态逻辑
Keywords
extended true-single-phase-clock (E-TSPC)
multi-modulus frequency divider (MMD)
spread-spectrum clock generator (SSCG)
low power
dynamic logic
分类号
TN772 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于CMOS工艺的9GHz~18GHz宽带高速多模分频器设计
2
作者
郝木真
刘晓东
胡洲勇
刘志哲
王川
孙迪
机构
北京遥感设备研究所
出处
《导航与控制》
2022年第3期140-146,224,共8页
文摘
在毫米波锁相环频率合成器中,压控振荡器输出的高频信号通常需要经过预分频后输入至多模分频器进行连续整数分频,而提高多模分频器的工作频率以减少预分频器级数可以提高锁相环系统的相位噪声性能。为实现高频环境下的连续整数分频功能,介绍了一种基于55nm CMOS工艺的9GHz~18GHz宽带高速可编程多模分频器的设计。该设计采用多级2/3分频器级联结构,通过控制有效的级联级数扩展分频范围,使之可实现16~524287连续分频比,通过采用电流模逻辑和扩展真单相时钟技术提高了工作频率。完成了版图绘制和寄生参数的提取仿真,后仿真结果显示,整体电路实现了9GHz~18GHz的工作频率范围。当输入信号被分频至100MHz输出时,相位噪声约为-142dBc/Hz@1kHz,具有高频率、大带宽、低相位噪声的优点。
关键词
锁相环
多模分频器
电流模逻辑
扩展真单相时钟
Keywords
phase-locked loop(PLL)
multi-modulus divider(MMD)
current mode logic(CML)
extended true single-phase clock(E-TSPC)
分类号
TN772 [电子电信—电路与系统]
原文传递
题名
作者
出处
发文年
被引量
操作
1
基于E-TSPC技术的10 GHz低功耗多模分频器的设计
胡帅帅
周玉梅
张锋
《半导体技术》
CAS
CSCD
北大核心
2016
1
下载PDF
职称材料
2
基于CMOS工艺的9GHz~18GHz宽带高速多模分频器设计
郝木真
刘晓东
胡洲勇
刘志哲
王川
孙迪
《导航与控制》
2022
0
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部