期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种新型混合模式BIST的低功耗设计
1
作者 赵明 陈卫兵 《电子质量》 2006年第5期1-3,共3页
本文提出了一种基于折叠集的test-per-clock结构的混合模式BIST设计方案,并且进行了低功耗的整体优化设计。该设计方案在电路结构上利用双模式LFSR将两部分测试生成器有机的进行了结合,针对伪随机测试序列与折叠测试序列两部分采用了不... 本文提出了一种基于折叠集的test-per-clock结构的混合模式BIST设计方案,并且进行了低功耗的整体优化设计。该设计方案在电路结构上利用双模式LFSR将两部分测试生成器有机的进行了结合,针对伪随机测试序列与折叠测试序列两部分采用了不同的措施来优化测试生成器的设计,从而达到降低被测电路功耗的目的。 展开更多
关键词 低功耗 BIST 测试生成器 双模式LFSR 伪随机测试序列 折叠测试序列
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部