期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
面向存储系统的低功耗SoC设计
1
作者
黄少珉
周凡
+1 位作者
张宇
胡晨
《固体电子学研究与进展》
CAS
CSCD
北大核心
2007年第3期402-407,共6页
降低存储系统功耗是SoC设计中的重要问题,基于对程序执行与器件特性的分析,在SDRAM中引入数据缓冲区,给出针对多进程数据访问特性的实现方法,降低了程序运行时外存设备的功耗。在EMI中实现了指令FIFO,并给出定制方法,降低了程序运行时的...
降低存储系统功耗是SoC设计中的重要问题,基于对程序执行与器件特性的分析,在SDRAM中引入数据缓冲区,给出针对多进程数据访问特性的实现方法,降低了程序运行时外存设备的功耗。在EMI中实现了指令FIFO,并给出定制方法,降低了程序运行时的SDRAM能耗。实验与仿真表明,该方法能有效降低程序运行时SoC存储系统整体功耗。
展开更多
关键词
低功耗
存储系统
片上系统设计
缓冲区
指令先入先出队列
下载PDF
职称材料
题名
面向存储系统的低功耗SoC设计
1
作者
黄少珉
周凡
张宇
胡晨
机构
东南大学国家专用集成电路系统工程技术研究中心
出处
《固体电子学研究与进展》
CAS
CSCD
北大核心
2007年第3期402-407,共6页
基金
国家自然科学基金资助项目(No60676011)
教育部跨世纪优秀人才培养计划
文摘
降低存储系统功耗是SoC设计中的重要问题,基于对程序执行与器件特性的分析,在SDRAM中引入数据缓冲区,给出针对多进程数据访问特性的实现方法,降低了程序运行时外存设备的功耗。在EMI中实现了指令FIFO,并给出定制方法,降低了程序运行时的SDRAM能耗。实验与仿真表明,该方法能有效降低程序运行时SoC存储系统整体功耗。
关键词
低功耗
存储系统
片上系统设计
缓冲区
指令先入先出队列
Keywords
low power
storage system
SoC design
buffer
instruction FIFO
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
面向存储系统的低功耗SoC设计
黄少珉
周凡
张宇
胡晨
《固体电子学研究与进展》
CAS
CSCD
北大核心
2007
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部