期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于指令回收的低功耗循环分支折合技术
被引量:
4
1
作者
孟建熠
严晓浪
+1 位作者
葛海通
徐鸿明
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2010年第4期632-638,共7页
在分析循环分支特性的基础上,提出一种基于过期指令回收的高性能低功耗循环分支折合方法.该方法通过复用指令缓冲区硬件资源实现指令回收区.在循环分支折合过程中,循环体指令直接从回收区送入流水线,降低了分支延时,消除了指令高速缓存...
在分析循环分支特性的基础上,提出一种基于过期指令回收的高性能低功耗循环分支折合方法.该方法通过复用指令缓冲区硬件资源实现指令回收区.在循环分支折合过程中,循环体指令直接从回收区送入流水线,降低了分支延时,消除了指令高速缓存访问.通过自适应调整回收窗口宽度,可使有限的指令缓冲区硬件资源同时满足指令缓冲与指令回收的双重需求.当投机折合进入预测盲区时关闭分支预测存储器,从而降低投机折合的动态功耗.实验数据表明,与传统循环分支折合技术相比,应用本方法的嵌入式处理器总体性能平均提升5.03%,取指单元动态功耗下降22.10%.
展开更多
关键词
循环分支折合
指令回收
低功耗取指
下载PDF
职称材料
一种面向超标量处理器的低功耗指令Cache设计
2
作者
肖建青
李伟
+1 位作者
张洵颖
沈绪榜
《微电子学与计算机》
CSCD
北大核心
2015年第7期103-106,111,共5页
针对超标量结构中多体并行的流水化指令Cache提出了三种低功耗优化策略,首先是基于Cache路的条件放大技术,它根据标志匹配结果来关闭无关路中敏感放大器对存储阵列的驱动输出;其次是基于Cache行的动态电压调节技术,它只对当前访问的Cach...
针对超标量结构中多体并行的流水化指令Cache提出了三种低功耗优化策略,首先是基于Cache路的条件放大技术,它根据标志匹配结果来关闭无关路中敏感放大器对存储阵列的驱动输出;其次是基于Cache行的动态电压调节技术,它只对当前访问的Cache行提供正常的操作电压,而其他Cache行都处于低电压休眠状态;最后是基于短循环程序的指令回收技术,它通过重复利用过期指令来减少对Cache的冗余访问.实验表明,这个低功耗设计在SPEC和PowerStone基准程序下可以将指令Cache的总功耗分别降低72.4%和84.3%,而处理器的IPC损失分别只有1.1%和0.8%,并且不会带来任何时序开销.
展开更多
关键词
超标量
流水化
指令
Cache
条件放大
动态电压调节
指令回收
下载PDF
职称材料
题名
基于指令回收的低功耗循环分支折合技术
被引量:
4
1
作者
孟建熠
严晓浪
葛海通
徐鸿明
机构
浙江大学超大规模集成电路设计研究所
出处
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2010年第4期632-638,共7页
文摘
在分析循环分支特性的基础上,提出一种基于过期指令回收的高性能低功耗循环分支折合方法.该方法通过复用指令缓冲区硬件资源实现指令回收区.在循环分支折合过程中,循环体指令直接从回收区送入流水线,降低了分支延时,消除了指令高速缓存访问.通过自适应调整回收窗口宽度,可使有限的指令缓冲区硬件资源同时满足指令缓冲与指令回收的双重需求.当投机折合进入预测盲区时关闭分支预测存储器,从而降低投机折合的动态功耗.实验数据表明,与传统循环分支折合技术相比,应用本方法的嵌入式处理器总体性能平均提升5.03%,取指单元动态功耗下降22.10%.
关键词
循环分支折合
指令回收
低功耗取指
Keywords
branch folding
instruction recycling
low power instruction fetching
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
一种面向超标量处理器的低功耗指令Cache设计
2
作者
肖建青
李伟
张洵颖
沈绪榜
机构
西安微电子技术研究所
出处
《微电子学与计算机》
CSCD
北大核心
2015年第7期103-106,111,共5页
基金
国家"八六三"计划项目(2011AA120204)
"十二五"民用航天某预研项目(YY2011-012(D020201))
文摘
针对超标量结构中多体并行的流水化指令Cache提出了三种低功耗优化策略,首先是基于Cache路的条件放大技术,它根据标志匹配结果来关闭无关路中敏感放大器对存储阵列的驱动输出;其次是基于Cache行的动态电压调节技术,它只对当前访问的Cache行提供正常的操作电压,而其他Cache行都处于低电压休眠状态;最后是基于短循环程序的指令回收技术,它通过重复利用过期指令来减少对Cache的冗余访问.实验表明,这个低功耗设计在SPEC和PowerStone基准程序下可以将指令Cache的总功耗分别降低72.4%和84.3%,而处理器的IPC损失分别只有1.1%和0.8%,并且不会带来任何时序开销.
关键词
超标量
流水化
指令
Cache
条件放大
动态电压调节
指令回收
Keywords
superscalar, pipelined instruction cache
conditional amplifying
dynamic voltage scaling
instruction re-cycling
分类号
TP302.2 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于指令回收的低功耗循环分支折合技术
孟建熠
严晓浪
葛海通
徐鸿明
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2010
4
下载PDF
职称材料
2
一种面向超标量处理器的低功耗指令Cache设计
肖建青
李伟
张洵颖
沈绪榜
《微电子学与计算机》
CSCD
北大核心
2015
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部