期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种降低流水化指令缓冲存储器泄漏功耗的设计方法(英文)
被引量:
1
1
作者
孙含欣
王箫音
+1 位作者
佟冬
程旭
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2008年第1期55-61,共7页
流水化的指令缓冲存储器通常被用于高频率处理器中,以提高取指带宽。然而,在以往的研究工作中,对流水化指令缓冲存储器的泄漏功耗问题关注较少。在工作中发现流水化的指令缓冲存储器较之传统的指令缓冲存储器能够更好地提供降低泄漏功...
流水化的指令缓冲存储器通常被用于高频率处理器中,以提高取指带宽。然而,在以往的研究工作中,对流水化指令缓冲存储器的泄漏功耗问题关注较少。在工作中发现流水化的指令缓冲存储器较之传统的指令缓冲存储器能够更好地提供降低泄漏功耗的机会。通过这一观察,提出根据取指地址的要求来动态管理指令缓冲存储器中行的活动——仅仅使需要访问的行处于正常活动状态,而其他行均被控制在低电压模式下,从而大幅度降低这些行的泄漏功耗。通过模拟评测发现,该方法使流水化的指令缓冲存储器的泄漏功耗降低了77.3%,而处理器的性能损失仅为0.32%。
展开更多
关键词
泄漏功耗
流水化
指令缓冲存储器
动态电压调节
下载PDF
职称材料
Pentium级CPU的三个挑战者谁将登场?
2
作者
John Clyman
辛运帏
《个人电脑》
1995年第5期93-103,共11页
今年下半年,你不但将能买到配有Intel公司CPU的Pentium机,还将买到配有AMD、Cyrix以及Nex Gen等公司生产的Pentium级(class)CPU的PC机了。本文介绍的就是你急需了解的有关兼容性、性能及效能方面的情况。
关键词
处理器
指令
高速
缓冲存储器
寄存器
PENTIUM
Nx586
指令缓冲存储器
超标量
浮点部件
供应商
挑战者
下载PDF
职称材料
鱼与熊掌可以兼得——来自超标量RISC技术的挑战
3
作者
吕澎
《电子产品世界》
1995年第1期67-68,共2页
采用RISC技术的PowerPC向采用CISC技术的Intel x86系列发起强有力的挑战之际,一直在微处理器技术领域与Intel竞逐的美国第五大集成电路制造商Advanced Micro Devices(AMD)公司不是坐而论道,而是潜心研发,并以其K86系列产品向CISC技术的...
采用RISC技术的PowerPC向采用CISC技术的Intel x86系列发起强有力的挑战之际,一直在微处理器技术领域与Intel竞逐的美国第五大集成电路制造商Advanced Micro Devices(AMD)公司不是坐而论道,而是潜心研发,并以其K86系列产品向CISC技术的强者——Intel连连发难,甚至敢于向其他RISC产品叫板.到底AMD的K86性能如何呢?不妨看看以下的介绍.时下,致力于改善x86体系结构以提高其性能的微处理器制造商大有无所适从之感.原因是个人电脑用户不断要求能发挥更高性能的系统.他们不但要求新的体系结构能以极低的成本发挥极高的效率。
展开更多
关键词
体系结构
RISC技术
处理器
超标量
指令
高速
缓冲存储器
寄存器堆栈
高性能
指令
格式
分支预测
执行路径
下载PDF
职称材料
题名
一种降低流水化指令缓冲存储器泄漏功耗的设计方法(英文)
被引量:
1
1
作者
孙含欣
王箫音
佟冬
程旭
机构
北京大学微处理器研究开发中心
出处
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2008年第1期55-61,共7页
基金
国家"863"计划(2004AA1Z1010)资助项目
文摘
流水化的指令缓冲存储器通常被用于高频率处理器中,以提高取指带宽。然而,在以往的研究工作中,对流水化指令缓冲存储器的泄漏功耗问题关注较少。在工作中发现流水化的指令缓冲存储器较之传统的指令缓冲存储器能够更好地提供降低泄漏功耗的机会。通过这一观察,提出根据取指地址的要求来动态管理指令缓冲存储器中行的活动——仅仅使需要访问的行处于正常活动状态,而其他行均被控制在低电压模式下,从而大幅度降低这些行的泄漏功耗。通过模拟评测发现,该方法使流水化的指令缓冲存储器的泄漏功耗降低了77.3%,而处理器的性能损失仅为0.32%。
关键词
泄漏功耗
流水化
指令缓冲存储器
动态电压调节
Keywords
leakage power
pipelined instruction cache
dynamic voltage scaling
分类号
TP333 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
Pentium级CPU的三个挑战者谁将登场?
2
作者
John Clyman
辛运帏
出处
《个人电脑》
1995年第5期93-103,共11页
文摘
今年下半年,你不但将能买到配有Intel公司CPU的Pentium机,还将买到配有AMD、Cyrix以及Nex Gen等公司生产的Pentium级(class)CPU的PC机了。本文介绍的就是你急需了解的有关兼容性、性能及效能方面的情况。
关键词
处理器
指令
高速
缓冲存储器
寄存器
PENTIUM
Nx586
指令缓冲存储器
超标量
浮点部件
供应商
挑战者
分类号
TP332 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
鱼与熊掌可以兼得——来自超标量RISC技术的挑战
3
作者
吕澎
出处
《电子产品世界》
1995年第1期67-68,共2页
文摘
采用RISC技术的PowerPC向采用CISC技术的Intel x86系列发起强有力的挑战之际,一直在微处理器技术领域与Intel竞逐的美国第五大集成电路制造商Advanced Micro Devices(AMD)公司不是坐而论道,而是潜心研发,并以其K86系列产品向CISC技术的强者——Intel连连发难,甚至敢于向其他RISC产品叫板.到底AMD的K86性能如何呢?不妨看看以下的介绍.时下,致力于改善x86体系结构以提高其性能的微处理器制造商大有无所适从之感.原因是个人电脑用户不断要求能发挥更高性能的系统.他们不但要求新的体系结构能以极低的成本发挥极高的效率。
关键词
体系结构
RISC技术
处理器
超标量
指令
高速
缓冲存储器
寄存器堆栈
高性能
指令
格式
分支预测
执行路径
分类号
TN6 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种降低流水化指令缓冲存储器泄漏功耗的设计方法(英文)
孙含欣
王箫音
佟冬
程旭
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2008
1
下载PDF
职称材料
2
Pentium级CPU的三个挑战者谁将登场?
John Clyman
辛运帏
《个人电脑》
1995
0
下载PDF
职称材料
3
鱼与熊掌可以兼得——来自超标量RISC技术的挑战
吕澎
《电子产品世界》
1995
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部