期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于EDA技术的常用串口通信总线接口逻辑设计 被引量:2
1
作者 杨奇 刘红 李斌 《现代电子技术》 2023年第7期22-26,共5页
新兴技术发展对通信总线接口性能提出了更高的要求,再加之接口之间交互行为的剧增,常规通信总线接口资源占用率过高、传输速度过低等缺陷逐渐显现。为了改善上述情况,提出基于EDA技术的常用串口通信总线接口逻辑设计。引入EDA技术搭建... 新兴技术发展对通信总线接口性能提出了更高的要求,再加之接口之间交互行为的剧增,常规通信总线接口资源占用率过高、传输速度过低等缺陷逐渐显现。为了改善上述情况,提出基于EDA技术的常用串口通信总线接口逻辑设计。引入EDA技术搭建接口逻辑设计框架,以此为基础,选取适当的实现器件——FPGA控制器,设计具体数字接口(RS 232接收模块、I2C接收模块与SPI接收模块),并设计接口协议层(CRC校验、NRZI解码及其去除位填充),通过上述过程完成了常用串口通信总线接口的逻辑设计。实验数据表明,所设计接口资源占用率数值范围为19.58%~30.12%,传输速率最大值为48 Mb/s,达到预期接口设计目标。 展开更多
关键词 接口设计 串口通信总线 EDA技术 接口逻辑设计 FPGA控制器 接口协议层设计
下载PDF
An Implementation of ARM Debugger based on Ethernet Interface
2
作者 XU Xuehui 《International Journal of Technology Management》 2015年第2期72-74,共3页
To solve the issue of downloading speed and application scenarios limitation of current JTAGLink debugger, this paper presents a new scheme of ARM debugger with the feature of Ethemet interface implemented by pure har... To solve the issue of downloading speed and application scenarios limitation of current JTAGLink debugger, this paper presents a new scheme of ARM debugger with the feature of Ethemet interface implemented by pure hardware logic design. This paper outlines the principle of the scheme, blocks of logic design, and protocols design. The scheme provides higher downloading speed, wider flexibility on application, and improves work efficiency evidently. Key words: JTAGLink Debugger; Ethernet; FPGA; Logic Design 展开更多
关键词 JTAGLink Debugger ETHERNET FPGA Logic Design
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部