期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于模块化单元的测试结构阵列设计及其应用
1
作者
张波
潘伟伟
+3 位作者
叶翼
郑勇军
史峥
严晓浪
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2013年第5期837-842,852,共7页
针对纳米级半导体制造工艺中传统测试芯片掩模面积利用率低的问题,提出一种基于模块化单元的可扩展成品率测试结构阵列设计方法.基于45nm CMOS制造工艺分别实现32×32和64×64 2个大规模的测试结构阵列,模块化单元的有效面积利...
针对纳米级半导体制造工艺中传统测试芯片掩模面积利用率低的问题,提出一种基于模块化单元的可扩展成品率测试结构阵列设计方法.基于45nm CMOS制造工艺分别实现32×32和64×64 2个大规模的测试结构阵列,模块化单元的有效面积利用率达79.31%和70.8%;流片后通过测试数据的分析能够发现通孔缺失、通孔尺寸变大以及大尺寸缺陷导致金属缺失等工艺缺陷问题.试验结果同时表明,该方法将传输门器件和测试结构组合成模块化单元;不仅能够实现对测试结构的四端测量,保证测试结果的正确性,并且能够减小成品率测试芯片的掩模面积.
展开更多
关键词
集成电路
纳米级工艺
成品率
测试结构阵列
掩模面积
测试芯片
下载PDF
职称材料
题名
基于模块化单元的测试结构阵列设计及其应用
1
作者
张波
潘伟伟
叶翼
郑勇军
史峥
严晓浪
机构
浙江大学超大规模集或电路设计研究所
出处
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2013年第5期837-842,852,共7页
基金
国家自然科学基金资助项目(61106034)
国家重大科技专项资助项目(2009ZX02023-004-1)
文摘
针对纳米级半导体制造工艺中传统测试芯片掩模面积利用率低的问题,提出一种基于模块化单元的可扩展成品率测试结构阵列设计方法.基于45nm CMOS制造工艺分别实现32×32和64×64 2个大规模的测试结构阵列,模块化单元的有效面积利用率达79.31%和70.8%;流片后通过测试数据的分析能够发现通孔缺失、通孔尺寸变大以及大尺寸缺陷导致金属缺失等工艺缺陷问题.试验结果同时表明,该方法将传输门器件和测试结构组合成模块化单元;不仅能够实现对测试结构的四端测量,保证测试结果的正确性,并且能够减小成品率测试芯片的掩模面积.
关键词
集成电路
纳米级工艺
成品率
测试结构阵列
掩模面积
测试芯片
Keywords
integrated circuit
nanometer
yield
test structure array
mask area
process window
分类号
TN43 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于模块化单元的测试结构阵列设计及其应用
张波
潘伟伟
叶翼
郑勇军
史峥
严晓浪
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2013
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部