期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
大电容负载下的高速、低功耗动态摆率增强电路研究 被引量:2
1
作者 叶珍华 杨海钢 +3 位作者 李凡阳 程小燕 尹韬 刘飞 《微电子学与计算机》 CSCD 北大核心 2012年第12期75-79,共5页
本文提出了一种针对大负载电容的高速、低功耗动态摆率增强电路设计方法.电路通过直接监测主运算放大器输入端的差分电平变化,实现对主放大器的动态电流补偿,较大幅度地提高了摆率增强效果.通过改变核心MOS管尺寸,可以实现对摆率增强电... 本文提出了一种针对大负载电容的高速、低功耗动态摆率增强电路设计方法.电路通过直接监测主运算放大器输入端的差分电平变化,实现对主放大器的动态电流补偿,较大幅度地提高了摆率增强效果.通过改变核心MOS管尺寸,可以实现对摆率增强电路开启阈值的调节.通过引入开关控制,可以实现对摆率增强电路的及时"休眠",提高电路的能效.动态摆率增强电路与主运算放大器为并行关系,因此适用于所有结构的运算放大器,通用性强.电路采用0.35μm商业CMOS工艺实现,有效芯片面积0.15×0.15mm2.采用5V单电源供电,测试结果表明,本电路针对400pF大负载电容,可以实现7V/μs的正向摆率及10V/μs的负向摆率,功率消耗6.25μW.该方法与传统的电路结构相比,工作效率显著提高. 展开更多
关键词 高速 低功耗 动态摆率增强电路
下载PDF
一种低功耗无片外电容LDO的设计 被引量:5
2
作者 梁绪亮 许高斌 +2 位作者 解光军 程心 易茂祥 《微电子学》 CAS CSCD 北大核心 2016年第2期202-206,共5页
基于SMIC 0.18μm CMOS工艺,设计了一款输入电压为1.8V、输出电压为1.6V的低功耗无片外电容低压差线性稳压器(LDO),其静态电流仅为5μA。该电路采用一种新型摆率增强电路,通过检测输出电压的变化实现对功率管的瞬态调节。片内采用密勒... 基于SMIC 0.18μm CMOS工艺,设计了一款输入电压为1.8V、输出电压为1.6V的低功耗无片外电容低压差线性稳压器(LDO),其静态电流仅为5μA。该电路采用一种新型摆率增强电路,通过检测输出电压的变化实现对功率管的瞬态调节。片内采用密勒补偿使主次极点分离,整个系统在负载范围内具有良好的稳定性。仿真结果显示,该LDO在负载电流以99mA/1μs跳变时,输出电压下冲为59mV,上冲为60mV,响应时间约为1.7μs。 展开更多
关键词 低压差稳压器 摆率增强电路 瞬态响应 静态
下载PDF
一种高稳定快速响应的LDO设计 被引量:4
3
作者 闫冬冬 唐威 +1 位作者 王甲柱 张森 《电子元件与材料》 CAS CSCD 北大核心 2022年第8期864-870,879,共8页
为了满足超高速集成电路的需求,设计了一种高稳定性和快速瞬态响应的低压差线性稳压器。针对负载变化对频率稳定性产生影响的问题,设计了零极点追踪补偿电路,通过产生一个零点动态地追踪补偿输出极点,使电路在全负载下保持稳定;针对负... 为了满足超高速集成电路的需求,设计了一种高稳定性和快速瞬态响应的低压差线性稳压器。针对负载变化对频率稳定性产生影响的问题,设计了零极点追踪补偿电路,通过产生一个零点动态地追踪补偿输出极点,使电路在全负载下保持稳定;针对负载电流跳变引起输出瞬态变化的问题,设计了摆率增强电路,通过为功率管栅端寄生电容快速充放电,改善了负载瞬态响应与负载调整率。基于0.18μm CMOS工艺完成电路的设计,电路输出电流范围为1~100 mA。仿真结果表明,在零极点追踪电路补偿后,各负载下的相位裕度均能达到80°以上,满足高稳定性的需求。负载电流在最大范围内以1μs跳变时,输出下冲电压为47 mV,稳定时间为1.24μs;过冲电压为40 mV,稳定时间为1.52μs,达到快速瞬态响应的需求。 展开更多
关键词 快速瞬态响应 低压差线性稳压器 零极点追踪补偿 摆率增强电路
下载PDF
CMOS low-dropout regulator with 3.3 μA quiescent current without off-chip capacitor
4
作者 王忆 崔传荣 +1 位作者 巩文超 何乐年 《Journal of Southeast University(English Edition)》 EI CAS 2009年第1期13-17,共5页
A CMOS (complementary metal-oxide-semiconductor transistor) low-dropout regulator (LDO) with 3. 3 V output voltage and 100 mA output current for system-on-chip applications to reduce board space and external pins ... A CMOS (complementary metal-oxide-semiconductor transistor) low-dropout regulator (LDO) with 3. 3 V output voltage and 100 mA output current for system-on-chip applications to reduce board space and external pins is presented. By utilizing a dynamic slew-rate enhancement(SRE) circuit and nested Miller compensation (NMC) on the LDO structure, the proposed LDO provides high stability during line and load regulation without off-chip load capacitors. The overshot voltage is limited within 550 mV and the settling time is less than 50 μs when the load current decreases from 100 mA to 1 mA. By using a 30 nA reference current, the quiescent current is 3.3 μA. The proposed design is implemented by CSMC 0. 5 μm mixed-signal process. The experimental results agree with the simulation results. 展开更多
关键词 low-dropout regulator off-chip capacitor slew-rate enhancement circuit nested Miller compensation(NMC)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部