期刊文献+
共找到19篇文章
< 1 >
每页显示 20 50 100
高速数模转换器TQ6124的原理与应用
1
作者 李爱红 陈艳青 王莹 《国外电子元器件》 2002年第10期46-48,共3页
TQ6124是TriquintSemiconductor公司生产的高速数模转换器 ,它具有速度快、精度高、使用方便等特点。文中介绍了TQ6124的工作原理、使用方法和典型应用 ,并结合实际应用给出了设计要点及注意事项。
关键词 高速数模转换 电压基准 TQ6124 应用
下载PDF
基于InP HBT工艺的12位8GSps超高速数模转换器设计
2
作者 叶庆国 张有涛 +1 位作者 李晓鹏 张翼 《电子元件与材料》 CAS CSCD 北大核心 2018年第1期77-83,共7页
设计了一种基于0.7μm的In P HBT工艺设计的12位8GSps的电流舵型数模转换器(DAC)。采用双采样技术,将输出采样率提高为时钟频率的两倍。并且将双采样开关与电流开关分离以减小码间串扰。借鉴常开电流源法改进了电流源开关结构。新的结... 设计了一种基于0.7μm的In P HBT工艺设计的12位8GSps的电流舵型数模转换器(DAC)。采用双采样技术,将输出采样率提高为时钟频率的两倍。并且将双采样开关与电流开关分离以减小码间串扰。借鉴常开电流源法改进了电流源开关结构。新的结构增大了输出阻抗和稳定性,抑制了谐波失真,提高了芯片动态性能。通过仿真结果得到,这款芯片功耗2.45 W,实现了0.4 LSB的微分非线性误差(DNL)和0.35 LSB的积分非线性误差(INL)。低频下无杂散动态范围(SFDR)为71.53 d Bc,信号频率接近奈奎斯特频率时最差的SFDR为50.54 d Bc。在整个第一奈奎斯特域内,SFDR都大于50 d Bc,满足高端测试仪器的应用要求。 展开更多
关键词 高速数模转换 InPHBT 双采样技术 无杂散动态范围 总谐波失真(THD) 电流舵
下载PDF
基于ATE的高速DAC射频参数SFDR测试技术优化
3
作者 沈锺杰 张一圣 +1 位作者 孔锐 王建超 《现代电子技术》 北大核心 2024年第2期16-20,共5页
利用集成电路自动测试设备(ATE)测试高速DAC射频参数时,由于ATE测试板PCB走线较长、损耗较大以及机台提供的信号抖动比实装大等原因,导致ATE上高速DAC射频参数测试指标低于实装测试值。为此,文中介绍DAC电路的工作原理和测试方法;其次... 利用集成电路自动测试设备(ATE)测试高速DAC射频参数时,由于ATE测试板PCB走线较长、损耗较大以及机台提供的信号抖动比实装大等原因,导致ATE上高速DAC射频参数测试指标低于实装测试值。为此,文中介绍DAC电路的工作原理和测试方法;其次为解决上述问题,对测试码的生成以及PCB的布局等进行一系列改进,并将改进前后的测试值与典型值进行对比。结果表明,改进措施成效显著,大大优化了高速DAC射频参数的测试指标,使得SFDR等高频DAC动态类参数指标接近或达到实装测试值。 展开更多
关键词 集成电路 自动测试设备(ATE) 高速数模转换 射频参数 SFDR参数 测试码 PCB测试板
下载PDF
基于高速高精度D/A的红外信号模拟器实现 被引量:1
4
作者 朱元元 黄智刚 《遥测遥控》 2007年第2期37-41,共5页
针对红外信号模拟器精度高、数据量大以及数据速率高的要求,采用FPGA、SDRAM和高速高精度D/A的实现方案。在研制过程中解决了D/A的抗噪声、高精度、数模高速转换等关键技术。实验结果表明,该模拟器可以达到0.8mV的模拟信号输出精度、20... 针对红外信号模拟器精度高、数据量大以及数据速率高的要求,采用FPGA、SDRAM和高速高精度D/A的实现方案。在研制过程中解决了D/A的抗噪声、高精度、数模高速转换等关键技术。实验结果表明,该模拟器可以达到0.8mV的模拟信号输出精度、20MHz的数据打入速率以及4MHz的多路模拟信号转换速率。该模拟器现已交付使用并达到了系统需求。 展开更多
关键词 D/A 数模高速转换 抗噪声 高精度
下载PDF
基于ADS5474采样系统高速互联仿真 被引量:1
5
作者 张国军 刘太君 何加铭 《杭州电子科技大学学报(自然科学版)》 2008年第5期76-79,共4页
高速数字设计需要考虑高速信号互联中出现的信号完整性问题。该文阐述了基于ADS5447的高速数据采样系统的设计实例中的LVPECL时钟设计方法,采用预加重和均衡技术提高数字LVDS输出传输距离的设计方法。利用HyperLynx软件进行仿真,取得良... 高速数字设计需要考虑高速信号互联中出现的信号完整性问题。该文阐述了基于ADS5447的高速数据采样系统的设计实例中的LVPECL时钟设计方法,采用预加重和均衡技术提高数字LVDS输出传输距离的设计方法。利用HyperLynx软件进行仿真,取得良好的效果,对于实际电路设计有相当的指导作用。 展开更多
关键词 高速数模转换 互联 信号完整性 预加重 均衡
下载PDF
一种带有插值滤波器的8位650MHz采样速率数字模拟转换器
6
作者 哈钱钱 叶凡 +3 位作者 陈迟晓 朱晓石 李宁 任俊彦 《固体电子学研究与进展》 CAS CSCD 北大核心 2011年第6期606-612,共7页
针对OFDM-UWB标准超宽带收发系统中数模转换器(DAC)的要求,设计了一款8位650MHz采样速率电流驱动型数模转换器(Current-steering DAC)。为了提高静态性能,本设计通过蒙特卡洛分析确定电流源最佳尺寸并采用双中心版图技术;为了提高动态性... 针对OFDM-UWB标准超宽带收发系统中数模转换器(DAC)的要求,设计了一款8位650MHz采样速率电流驱动型数模转换器(Current-steering DAC)。为了提高静态性能,本设计通过蒙特卡洛分析确定电流源最佳尺寸并采用双中心版图技术;为了提高动态性能,文中采用共源共栅电流源结构,对开关电压降摆幅处理并在数字输入端前加入插值滤波器。测试结果表明,DAC的积分非线性(INL)和差分非线性(DNL)分别为0.3LSB和0.41LSB,650MHz转换速率下带内奈奎斯特无杂散动态范围(SFDR)为41dB。整体面积为1.8cm×1.3cm,其中DAC面积为0.8cm×0.8cm。 展开更多
关键词 超宽带技术 电流驱动型 高速数模转换 插值滤波器
下载PDF
基于Quartet测试系统的高速DAC芯片测试 被引量:2
7
作者 赵步云 管杰 戴昌培 《电子工业专用设备》 2005年第8期37-42,共6页
介绍了通用DAC芯片的主要测量参数及其测试方法。并以12-bit高速DAC芯片ISL5861为例,利用Credence公司的数模混合信号测试系统Quartet实现对高速数模转换芯片进行测试。
关键词 高速数模转换器芯片 任意波型产生器/模拟捕捉器 数模混合信号芯片测试
下载PDF
直接数字频率合成信号发生器的设计 被引量:11
8
作者 黄春平 万其明 贺贵腾 《压电与声光》 CSCD 北大核心 2011年第5期840-845,共6页
简要介绍了基于现场可编程门阵列(FPGA)及直接频率合成信号发生器(DDS)技术的信号发生器设计和实现。该设计采用CycloneⅡ系列器件EP2C8Q208C8实现DDS波形产生电路、D/A转换器控制及与ARM接口等功能,用先进精简指令单片机(ARM)STM32F10... 简要介绍了基于现场可编程门阵列(FPGA)及直接频率合成信号发生器(DDS)技术的信号发生器设计和实现。该设计采用CycloneⅡ系列器件EP2C8Q208C8实现DDS波形产生电路、D/A转换器控制及与ARM接口等功能,用先进精简指令单片机(ARM)STM32F103进行频率控制字、相位控制字,频率输出显示等控制。由于FPGA的晶振是50MHz,经过增强型锁相环(PLL)后采样频率可达到250MHz,通过14位400MSPS的高速数模转换器(DAC)和7阶椭圆低通滤波器,最终输出的正弦波最大频率可达到70MHz。 展开更多
关键词 直接频率合成信号发生器 现场可编程门阵列 指令单片机(ARM) 高速数模转换器(DAC) 椭圆滤波器
下载PDF
基于现场可编程门阵列并行频率源的改进方法 被引量:3
9
作者 徐跃 简金蕾 +2 位作者 任宏滨 连可 吉阳 《探测与控制学报》 CSCD 北大核心 2016年第2期82-87,共6页
针对传统直接数字频率合成(DDS)电路中相位累加器与波形查找表的工作频率与高速数模转换器(DAC)采样频率不匹配的问题,提出了基于现场可编程门阵列(FPGA)并行频率源的改进方法。该方法采用改进的8路并行DDS电路有效地扩展了DDS电路的输... 针对传统直接数字频率合成(DDS)电路中相位累加器与波形查找表的工作频率与高速数模转换器(DAC)采样频率不匹配的问题,提出了基于现场可编程门阵列(FPGA)并行频率源的改进方法。该方法采用改进的8路并行DDS电路有效地扩展了DDS电路的输出带宽;基于并行DDS结构,利用FPGA和高速DAC生成了不同调制模式下的通信信号,并在Vivado2014.2环境下进行测试。实验表明:该设计具有结构简单、易于实现、分辨率高等特点,可用于雷达、电子对抗领域中宽频带高分辨率信号的产生。 展开更多
关键词 并行直接数字频率合成 波形查找表 现场可编程门阵列 调制 高速数模转换
下载PDF
嵌入式高分辨率VGA图像显示方法研究 被引量:9
10
作者 黄战华 刘世旺 《电子技术应用》 北大核心 2007年第4期25-26,30,共3页
在分析VGA显示卡基本原理的基础上,对如何实现VGA的时序发生及控制、显示缓存、数模转换、数据接口等功能进行了研究,提出了包括Flash存储、JPEG解码等提高数据更新率的方法。同时还对显存数据更新和显示的同步实现问题进行了讨论。
关键词 视频图形阵列 时序发生 高速数模转换 数据更新
下载PDF
基于多相分解的直接宽带雷达信号产生技术 被引量:7
11
作者 张宁 谷伟 李彭飞 《现代雷达》 CSCD 北大核心 2020年第1期82-85,共4页
介绍了一种基于高速数模转换的直接宽带雷达信号产生方法,该方法采用信号的多相分解技术直接数字产生宽带线性调频信号,并经过均衡、滤波、上变频等电路最终实现X波段带宽为1.3 GHz的宽带雷达信号。该技术的应用大大改善了信号幅相特性... 介绍了一种基于高速数模转换的直接宽带雷达信号产生方法,该方法采用信号的多相分解技术直接数字产生宽带线性调频信号,并经过均衡、滤波、上变频等电路最终实现X波段带宽为1.3 GHz的宽带雷达信号。该技术的应用大大改善了信号幅相特性及杂散性能,提高了信号的相位线性度及脉间杂散,使得雷达成像性能和动态范围得到极大的提升。研制出的宽带信号产生系统已被成功应用于某X波段宽带相控阵雷达上。 展开更多
关键词 高速数模转换 多相分解 直接数字频率合成 宽带信号产生
下载PDF
新型D/A变换器AD9755及其应用
12
作者 房灿新 王莹 张尔扬 《现代电子技术》 2002年第11期72-73,76,共3页
AD975 5是 Analog Device公司生产的一种 14位高速数模转换芯片 ,其特有的双端数据复用结构 ,使之获得了优越的 DAC性能。本文在介绍了 AD975 5的工作原理基础上 。
关键词 D/A变换器 高速数模转换 AD9755 任意波形产生器
下载PDF
一种基于FPGA的自然场景的实时SAR回波模拟器 被引量:2
13
作者 易勇军 宗竹林 田忠 《现代雷达》 CSCD 北大核心 2013年第2期13-17,共5页
为了降低测试雷达系统的成本,设计出一种实时雷达回波模拟器对测试雷达系统的各项参数有很大的帮助。文中采用等效散射体回波模拟算法设计了一种基于FPGA的SAR回波模拟器。通过优化回波模拟算法,实时实现了SAR的回波模拟。实验结果表明... 为了降低测试雷达系统的成本,设计出一种实时雷达回波模拟器对测试雷达系统的各项参数有很大的帮助。文中采用等效散射体回波模拟算法设计了一种基于FPGA的SAR回波模拟器。通过优化回波模拟算法,实时实现了SAR的回波模拟。实验结果表明,该设计模拟器可以在10.7 s内模拟出一帧1 024×1 024的自然场景的回波数据。最后对回波数据成像质量评估,证明了该回波模拟器的正确性。 展开更多
关键词 合成孔径雷达 实时 可编程逻辑器件 高速数模转换 等效散射体
下载PDF
AD9779A的寄存器配置及PLL频带优化 被引量:1
14
作者 蔡翔 伍彩琴 《单片机与嵌入式系统应用》 2011年第1期36-39,共4页
高速数模转换器(DAC)AD9779A内部集成了PLL、插值滤波器、信号同步控制、增益调节等多种功能,通过配置内部寄存器可以控制、优化DAC的各种功能,满足设计需求。本文详细介绍了AD9779A的内部寄存器配置原理,以及S3C2440与AD9779A的通信设... 高速数模转换器(DAC)AD9779A内部集成了PLL、插值滤波器、信号同步控制、增益调节等多种功能,通过配置内部寄存器可以控制、优化DAC的各种功能,满足设计需求。本文详细介绍了AD9779A的内部寄存器配置原理,以及S3C2440与AD9779A的通信设计。最后利用AD9779A寄存器配置对PLL进行频带优化。 展开更多
关键词 AD9779A 高速数模转换 SPI S3C2440
下载PDF
高分辨率红外式触摸屏的设计与实现 被引量:2
15
作者 程孝磊 王恺 +2 位作者 李平俊 陈焕亮 陈志彬 《电子制作》 2015年第7期60-61,共2页
人机交互技术在实际生活中应用非常广泛,给人生活带来了很大方便,但是人机交互技术核心在于触摸技术。该文章主要阐述红外式触摸屏的设计和实现;该技术是在四个坐标轴方向分别安放红外发射管和红外接收管,每个红外发射管都有一个红外接... 人机交互技术在实际生活中应用非常广泛,给人生活带来了很大方便,但是人机交互技术核心在于触摸技术。该文章主要阐述红外式触摸屏的设计和实现;该技术是在四个坐标轴方向分别安放红外发射管和红外接收管,每个红外发射管都有一个红外接收管与之对应,利用MCU对红外发射管依次点亮,同时,对应的红外接收管的输出经调理电路处理进入A/D转换器,转换结果保存在内存中,在一个周期结束之后,对所采集的数据进行处理,以确定触摸位置的坐标。与电阻或电容触摸屏相比,红外触摸屏价格更便宜,使用寿命长,适用于更大的屏幕使用。 展开更多
关键词 红外触摸屏 STM32 USB HID协议 高速数模转换 微弱信号处理
下载PDF
基于国产FPGA及DAC的任意波形发生器的设计 被引量:1
16
作者 高野军 武福存 《计算机测量与控制》 2017年第8期304-308,共5页
任意波形发生器作为测试测量设备的一种重要仪器,在航空航天的测量与控制技术领域中得到了广泛应用;当前市场成熟任意波形发生器产品多为国外产品或者国内厂商基于国外FPGA和DAC研制的产品;为了打破技术垄断,提高国产任意波形发生器的... 任意波形发生器作为测试测量设备的一种重要仪器,在航空航天的测量与控制技术领域中得到了广泛应用;当前市场成熟任意波形发生器产品多为国外产品或者国内厂商基于国外FPGA和DAC研制的产品;为了打破技术垄断,提高国产任意波形发生器的自主技术保障能力,研制基于国产芯片的任意波形发生器愈发重要;随着国产芯片设计技术提升,国产FPGA和DAC的性能显著提高,并得到了广泛应用;PXI总线作为当前仪器领域的主要总线类型之一,可以满足大部分测试仪器的通讯要求;基于国产FPGA和DAC器件,从硬件设计和软件设计两个方面出发,成功研制了一款采样率为100 MSa/s的PXI总线任意波形发生器模块,实现了43 MHz信号输出,通过实验测试了模块的功能和性能,完全满足模块指标要求,充分证明了国产芯片在工程设计中的性能特性。 展开更多
关键词 任意波形发生器 国产FPGA PXI总线 国产高速数模转换
下载PDF
一种多相宽带线性调频信号发生器的设计与应用
17
作者 梁晨 《通信电源技术》 2023年第8期31-35,共5页
随着雷达信号处理技术的发展,对于宽带线性调频(Linear Frequency Modulation)信号发生器的需求也变得十分迫切。基于Xilinx公司的直接数字频率合成(Direct Digital frequency Synthesis,DDS)IP核和高速数模转换器(Digital-to-Analog Co... 随着雷达信号处理技术的发展,对于宽带线性调频(Linear Frequency Modulation)信号发生器的需求也变得十分迫切。基于Xilinx公司的直接数字频率合成(Direct Digital frequency Synthesis,DDS)IP核和高速数模转换器(Digital-to-Analog Converter,DAC)的架构,设计了一种可实时切换参数的多相宽带线性调频信号发生器,并完成仿真和上板验证。经仿真和上板验证,该信号发生器能够根据任务要求实时切换线性调频信号的参数,生成的信号指标准确,实现方法可靠,具有一定的实用价值。 展开更多
关键词 直接数字频率合成(DDS)IP核 高速数模转换器(DAC) 实时参数切换 多相宽带线性调频信号
下载PDF
High Speed Column-Parallel CDS/ADC Circuit with Nonlinearity Compensation for CMOS Image Sensors
18
作者 姚素英 杨志勋 +1 位作者 赵士彬 徐江涛 《Transactions of Tianjin University》 EI CAS 2011年第2期79-84,共6页
A high speed column-parallel CDS/ADC circuit with nonlinearity compensation is proposed in this paper.The correlated double sampling (CDS) and analog-to-digital converter (ADC) functions are integrated in a threephase... A high speed column-parallel CDS/ADC circuit with nonlinearity compensation is proposed in this paper.The correlated double sampling (CDS) and analog-to-digital converter (ADC) functions are integrated in a threephase column-parallel circuit based on two floating gate inverters and switched-capacitor network.The conversion rate of traditional single-slope ADC is speeded up by dividing quantization to coarse step and fine step.A storage capacitor is used to store the result of coarse step and locate the section of ramp signal of fine step,which can reduce the clock step from 2 n to 2 (n/2+1).The floating gate inverters are implemented to reduce the power consumption.Its induced nonlinear offset is cancelled by introducing a compensation module to the input of inverter,which can equalize the coupling path in three phases of the proposed circuit.This circuit is designed and simulated for CMOS image sensor with 640×480 pixel array using Chartered 0.18μm process.Simulation results indicate that the resolution can reach 10-bit and the maximum frame rate can reach 200 frames/s with a main clock of 10MHz.The power consumption of this circuit is less than 36.5μW with a 3.3V power supply.The proposed CDS/ADC circuit is suitable for high resolution and high speed image sensors. 展开更多
关键词 CMOS image sensor two-step single-slope ADC nonlinear offset compensation high speed low power consumption
下载PDF
转换器
19
《电子科技文摘》 1999年第4期105-106,共2页
Y98-61299-1620 9905264流水线式模-数转换器的模拟环境=A simulation envi-ronment for pipdined analog-to-digital converters[会,
关键词 高速数模转换 模数转换 流水线式 模拟环境 特征模型 低功耗 高分辨率 新方法 设计思路 电子元器件
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部