期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于0.18μm CMOS工艺的ZigBee分频器设计
1
作者 蒋雪琴 《现代电子技术》 北大核心 2015年第23期71-75,共5页
为了降低ZigBee分频器的能量消耗,提出一种适用于2.45GHz频率的超低功率COMS分频器,可以用于2.45GHz整数分频锁相环频率合成器中,适用于ZigBee准网络。提出的分频器在吞脉冲分频器的基础上,通过一个简单的数字电路取代吞咽计数器... 为了降低ZigBee分频器的能量消耗,提出一种适用于2.45GHz频率的超低功率COMS分频器,可以用于2.45GHz整数分频锁相环频率合成器中,适用于ZigBee准网络。提出的分频器在吞脉冲分频器的基础上,通过一个简单的数字电路取代吞咽计数器,从而降低了功率消耗和设计复杂性。该分频器的模量可以在481-496之间调整。所有的电路设计都基于0.16μm的TSMCcM0s技术,使用1.8V直流电压供电。仿真结果显示,在2.45GHzISM频段中4b分频器的功耗为420μW,相比之前类似分频器减少了40%。 展开更多
关键词 吞咽分频 整数分频锁相环 双模量前置分频 ZIGBEE
下载PDF
超短波跳频电台频率合成器设计 被引量:1
2
作者 徐建斌 尹锁柱 《电子科技》 2008年第4期4-6,27,共4页
针对超短波电台对频率合成器所提出的指标要求,设计了合成器的实现方案,并依据方案软硬结合实现了一套频率合成器。方案中采用了基于∑-Δ调制的小数分频技术,既实现了很小的频率分辨率又消除了因小数分频而引起的杂散。实验结果表明,... 针对超短波电台对频率合成器所提出的指标要求,设计了合成器的实现方案,并依据方案软硬结合实现了一套频率合成器。方案中采用了基于∑-Δ调制的小数分频技术,既实现了很小的频率分辨率又消除了因小数分频而引起的杂散。实验结果表明,其杂散小于-70 dBc,锁定时间小于150μs,频率间隔为25 kHz,这些性能可以满足超短波跳频电台的指标要求。 展开更多
关键词 超短波 整数分频锁相环 小数分频锁相环 ∑-△调制 频率合成器
下载PDF
基于PE3340芯片S波段遥测发射机的小型化设计
3
作者 郑贵强 《中国工程物理研究院科技年报》 2003年第1期302-303,共2页
PE3340芯片是Peregrine公司研制的一款低噪声、高性能整数分频锁相环,工作频率可高达3GHz,用20引脚TSSOP封装形式,芯片约6.5mm×6.4mm。PE3340内含一个双模前置分频器、R和M计数器以及鉴相器,可通过串行接口对芯片进行编程。... PE3340芯片是Peregrine公司研制的一款低噪声、高性能整数分频锁相环,工作频率可高达3GHz,用20引脚TSSOP封装形式,芯片约6.5mm×6.4mm。PE3340内含一个双模前置分频器、R和M计数器以及鉴相器,可通过串行接口对芯片进行编程。遥测发射机设计是用Xilinx公司的CPLD芯片XC9536对PLL芯片PE3340进行预置数据编程。发射机设计用准两点注入式锁相调频技术,包括PE3340、XC9536、温补晶振(TCXO)、有源积分滤波器电路(LF)、VCO、缓冲放大器(Buffer)和S波段功放(PA)等电路模块。发射机电路原理框图如图1所示(虚线框内为PE3340)。 展开更多
关键词 PE3340芯片 S波段 遥测发射机 结构设计 整数分频锁相环
下载PDF
超短波跳频电台频率合成器设计
4
作者 徐建斌 尹锁柱 《广西通信技术》 2007年第4期21-25,共5页
针对超短波电台对频率合成器所提出的指标要求,设计了合成器的实现方案,并依据方案软硬结合实现了一套频率合成器。方案中采用了基于∑-△调制的小数分频技术,既实现了很小的频率分辨率又消除了因小数分频而引起的杂散。实验结果表明,... 针对超短波电台对频率合成器所提出的指标要求,设计了合成器的实现方案,并依据方案软硬结合实现了一套频率合成器。方案中采用了基于∑-△调制的小数分频技术,既实现了很小的频率分辨率又消除了因小数分频而引起的杂散。实验结果表明,其杂散小于-70 dBc,锁定时间小于150 us,频率间隔为25 kHz,这些性能可以满足超短波跳频电台的指标要求。 展开更多
关键词 超短波 整数分频锁相环 小数分频锁相环 ∑-△调制 频率合成器
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部