-
题名一种用于高速流水线ADC的时钟管理器
被引量:1
- 1
-
-
作者
周小康
王继安
庞世甫
李威
龚敏
-
机构
四川大学物理科学与技术学院微电子技术四川省重点实验室
电子科技大学微电子与固体电子学院
-
出处
《电子与封装》
2007年第3期20-23,37,共5页
-
文摘
文章设计了一种用于高速流水线ADC的时钟管理器,该电路以延迟锁相环(DLL)电路为核心,由偏置电路、时钟输入电路、50%占空比稳定电路和无交叠时钟电路构成。该电路用0.35μmBiCMOS工艺条件下cadence spectre仿真。由测量结果可知,时钟管理器可以实现70MHz^300MHz有效输出。在250MHz典型频率下测得峰值抖动为16ps,占空比为50%,功耗为47mW。仿真结果表明该时钟管理器具有高速度、高精度、低功耗的特点,适用于高速流水线ADC。
-
关键词
流水线ADC
50%占空比
延迟锁相环
无交叠时钟
-
Keywords
pipeline ADC
50%duty-cycle
delay-locked loop
no-overlapping clock
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-
-
题名钟控传输门绝热逻辑电路和SRAM的设计
被引量:9
- 2
-
-
作者
汪鹏君
郁军军
-
机构
宁波大学电路与系统研究所
-
出处
《电子学报》
EI
CAS
CSCD
北大核心
2006年第2期301-305,共5页
-
基金
国家自然科学基金(No.60273093)
浙江省自然科学基金(No.Y104135)
浙江省留学回国人员科研启动基金
-
文摘
本文利用NMO S管的自举效应设计了一种新的采用二相无交叠功率时钟的绝热逻辑电路———钟控传输门绝热逻辑电路,实现对输出负载全绝热方式充放电.依此进一步设计了一种新型绝热SRAM,从而可以以全绝热方式有效恢复在字线、写位线、敏感放大线及地址译码器上的大开关电容的电荷.最后,在采用TSMC 0.25μm CMO S工艺器件参数情况下,对所设计的绝热SRAM进行HSPC IE模拟,结果表明,此SRAM逻辑功能正确,低功耗特性明显.
-
关键词
钟控传输门绝热逻辑
二相无交叠功率时钟
SRAM设计
低功耗
-
Keywords
clocked transmission gate adiabatic logic
two-phase non-overlap power-clocks
design of SRAM
low power
-
分类号
TN712
[电子电信—电路与系统]
-