期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于0.13μm CMOS工艺的14位50MS/s流水线ADC 被引量:1
1
作者 詹勇 石红 +2 位作者 魏娟 周晓丹 郭亮 《微电子学》 CAS CSCD 北大核心 2018年第2期151-155,共5页
设计并实现了一种14位50 MS/s流水线ADC。采用无采保放大器的前端电路和运放共享技术,在达到速度及精度要求的同时降低了功耗。该流水线ADC采用0.13μm标准CMOS工艺实现,芯片尺寸为2.7mm×2.1mm。在电源电压为1.2V、采样速率为50 M... 设计并实现了一种14位50 MS/s流水线ADC。采用无采保放大器的前端电路和运放共享技术,在达到速度及精度要求的同时降低了功耗。该流水线ADC采用0.13μm标准CMOS工艺实现,芯片尺寸为2.7mm×2.1mm。在电源电压为1.2V、采样速率为50 MS/s、模拟输入信号频率为28 MHz的条件下进行测试。结果表明,该ADC的功耗为91.2mW,SFDR为82.39dBFS,SNR为72.45dBFS,SNDR为71.13dB,ENOB为11.52bit,THD为-81.28dBc,DNL在±1LSB以内,INL在±3LSB以内,品质因子FOM为0.62pJ/step。 展开更多
关键词 流水线ADC 无采保放大器 运放共享
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部