期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
减小CMOS电路同步开关噪声的设计方法探讨
1
作者 楚薇 毛友德 +2 位作者 王竞 朱美虹 王强 《电子设计应用》 2003年第11期75-77,80,共4页
随着集成电路的快速发展,同步开关噪声对系统电学性能的影响越来越大。本文介绍了一种减少同步开关噪声的设计方法,即基于对同步开关噪声简化模型的分析,采取先去除直通电流再降低输出级的电压变化率方法减小同步开关噪声,并通过时序控... 随着集成电路的快速发展,同步开关噪声对系统电学性能的影响越来越大。本文介绍了一种减少同步开关噪声的设计方法,即基于对同步开关噪声简化模型的分析,采取先去除直通电流再降低输出级的电压变化率方法减小同步开关噪声,并通过时序控制逻辑电路和可控电压变化率电路来实现。 展开更多
关键词 集成电路 CMOS电路 同步开关噪声 设计方法 时序控制逻辑电路 可控电压变化率电路
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部