期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
时序模型建立的静态时序分析技术
被引量:
1
1
作者
林瑞清
孙佳佳
辛晓宁
《微电子学与计算机》
CSCD
北大核心
2005年第10期171-174,共4页
时序模型建立是一种有效的静态时序分析技术,文章介绍了该技术的一种自底向上的综合策略的实现方法。介绍了其设计思想和实现细节,重点对模型提取方法的时序模型建立问题进行了详细的分析,并给出了相应实现过程,以使该技术更好地应用于...
时序模型建立是一种有效的静态时序分析技术,文章介绍了该技术的一种自底向上的综合策略的实现方法。介绍了其设计思想和实现细节,重点对模型提取方法的时序模型建立问题进行了详细的分析,并给出了相应实现过程,以使该技术更好地应用于SoC设计中,发挥更好的效率。
展开更多
关键词
时序模型提取
自底向上
系统芯片
下载PDF
职称材料
NanoTime在65nm高速SRAM IP设计中的应用
2
作者
张家训
《电脑与电信》
2017年第7期51-55,共5页
随着集成电路制造工艺发展到90nm以下,纳米级效应对时序的影响越来越显著。对于全定制数字电路,精确评估内部信号完整性(SI)尤为重要。高速SRAM IP采用65nm工艺全定制设计,我们选择Synopsys公司的NanoTime来分析信号完整性。本文详细介...
随着集成电路制造工艺发展到90nm以下,纳米级效应对时序的影响越来越显著。对于全定制数字电路,精确评估内部信号完整性(SI)尤为重要。高速SRAM IP采用65nm工艺全定制设计,我们选择Synopsys公司的NanoTime来分析信号完整性。本文详细介绍了NanoTime静态时序分析、SI分析、时序模型提取在SRAM IP设计中的应用。
展开更多
关键词
NanoTime
静态
时序
分析
SI分析
时序模型提取
下载PDF
职称材料
题名
时序模型建立的静态时序分析技术
被引量:
1
1
作者
林瑞清
孙佳佳
辛晓宁
机构
沈阳化工学院
出处
《微电子学与计算机》
CSCD
北大核心
2005年第10期171-174,共4页
文摘
时序模型建立是一种有效的静态时序分析技术,文章介绍了该技术的一种自底向上的综合策略的实现方法。介绍了其设计思想和实现细节,重点对模型提取方法的时序模型建立问题进行了详细的分析,并给出了相应实现过程,以使该技术更好地应用于SoC设计中,发挥更好的效率。
关键词
时序模型提取
自底向上
系统芯片
Keywords
Extracted timing models, Bottom-up, SoC
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
NanoTime在65nm高速SRAM IP设计中的应用
2
作者
张家训
机构
深圳市国微电子有限公司
出处
《电脑与电信》
2017年第7期51-55,共5页
文摘
随着集成电路制造工艺发展到90nm以下,纳米级效应对时序的影响越来越显著。对于全定制数字电路,精确评估内部信号完整性(SI)尤为重要。高速SRAM IP采用65nm工艺全定制设计,我们选择Synopsys公司的NanoTime来分析信号完整性。本文详细介绍了NanoTime静态时序分析、SI分析、时序模型提取在SRAM IP设计中的应用。
关键词
NanoTime
静态
时序
分析
SI分析
时序模型提取
Keywords
NanoTime
static timing analysis
SI analysis
timing model generation
分类号
TP333 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
时序模型建立的静态时序分析技术
林瑞清
孙佳佳
辛晓宁
《微电子学与计算机》
CSCD
北大核心
2005
1
下载PDF
职称材料
2
NanoTime在65nm高速SRAM IP设计中的应用
张家训
《电脑与电信》
2017
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部