期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
时钟低摆幅三值双边沿低功耗触发器的设计
被引量:
4
1
作者
曾小旁
汪鹏君
《华东理工大学学报(自然科学版)》
CAS
CSCD
北大核心
2010年第2期279-283,共5页
通过对各类多值触发器的研究,提出了一种反馈保持型时钟低摆幅三值双边沿低功耗新型触发器(Feedback Keeper Low-swing Clock Ternary Low-Power Double-Edge-Triggered Flip-Flop,FK-LSCTLPDFF)设计方案。该方案利用反馈保持避免电路...
通过对各类多值触发器的研究,提出了一种反馈保持型时钟低摆幅三值双边沿低功耗新型触发器(Feedback Keeper Low-swing Clock Ternary Low-Power Double-Edge-Triggered Flip-Flop,FK-LSCTLPDFF)设计方案。该方案利用反馈保持避免电路因输入信号瞬间毛刺引起的错误翻转,利用时钟信号双边沿跳变敏感抑制冗余跳变,利用时钟低摆幅降低三值触发器功耗。该电路与三值单边沿触发器相比,在保持相同数据吞吐量的条件下,可使时钟信号的频率减半,从而降低整个电路的系统功耗。通过PSPCIE模拟,验证了所设计电路具有正确逻辑功能,低功耗特性明显。
展开更多
关键词
多值逻辑
触发器
时钟低摆幅
低
功耗设计
下载PDF
职称材料
时钟低摆幅双边沿低功耗触发器的设计
2
作者
张慧熙
沈继忠
《电路与系统学报》
CSCD
北大核心
2006年第2期58-61,共4页
传统的时钟低摆幅触发器由于工作方式和电路结构不够合理,使得电路的结点电容和开关活动性较大,增加了电路的开关功耗。本文通过改进传统的时钟低摆幅触发器的工作方式和电路结构,设计了一种新型的时钟低摆幅双边沿触发器——反馈保持...
传统的时钟低摆幅触发器由于工作方式和电路结构不够合理,使得电路的结点电容和开关活动性较大,增加了电路的开关功耗。本文通过改进传统的时钟低摆幅触发器的工作方式和电路结构,设计了一种新型的时钟低摆幅双边沿触发器——反馈保持型时钟低摆幅双边沿触发器(Feedback Keeper Low-swing Clock Double-edge-triggered Flip-flop—FK-LSCDFF)。模拟结果表明所设计的触发器具有正确的逻辑功能,跟传统的时钟低摆幅双边沿触发器相比,降低近17%的功耗。
展开更多
关键词
CMOS
低
功耗
时钟低摆幅
双边沿触发器
下载PDF
职称材料
题名
时钟低摆幅三值双边沿低功耗触发器的设计
被引量:
4
1
作者
曾小旁
汪鹏君
机构
宁波大学电路与系统研究所
出处
《华东理工大学学报(自然科学版)》
CAS
CSCD
北大核心
2010年第2期279-283,共5页
基金
国家自然科学基金项目(60776022)
浙江省科技计划项目(2008C21166)
宁波大学教授基金项目
文摘
通过对各类多值触发器的研究,提出了一种反馈保持型时钟低摆幅三值双边沿低功耗新型触发器(Feedback Keeper Low-swing Clock Ternary Low-Power Double-Edge-Triggered Flip-Flop,FK-LSCTLPDFF)设计方案。该方案利用反馈保持避免电路因输入信号瞬间毛刺引起的错误翻转,利用时钟信号双边沿跳变敏感抑制冗余跳变,利用时钟低摆幅降低三值触发器功耗。该电路与三值单边沿触发器相比,在保持相同数据吞吐量的条件下,可使时钟信号的频率减半,从而降低整个电路的系统功耗。通过PSPCIE模拟,验证了所设计电路具有正确逻辑功能,低功耗特性明显。
关键词
多值逻辑
触发器
时钟低摆幅
低
功耗设计
Keywords
multiple-value logic
flip-flop
low-swing clock
low-power design
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
时钟低摆幅双边沿低功耗触发器的设计
2
作者
张慧熙
沈继忠
机构
浙江大学信息与电子工程学系
出处
《电路与系统学报》
CSCD
北大核心
2006年第2期58-61,共4页
文摘
传统的时钟低摆幅触发器由于工作方式和电路结构不够合理,使得电路的结点电容和开关活动性较大,增加了电路的开关功耗。本文通过改进传统的时钟低摆幅触发器的工作方式和电路结构,设计了一种新型的时钟低摆幅双边沿触发器——反馈保持型时钟低摆幅双边沿触发器(Feedback Keeper Low-swing Clock Double-edge-triggered Flip-flop—FK-LSCDFF)。模拟结果表明所设计的触发器具有正确的逻辑功能,跟传统的时钟低摆幅双边沿触发器相比,降低近17%的功耗。
关键词
CMOS
低
功耗
时钟低摆幅
双边沿触发器
Keywords
CMOS
low power
low-swing clock
double-edge flip-flop
分类号
TN432 [电子电信—微电子学与固体电子学]
TP343 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
时钟低摆幅三值双边沿低功耗触发器的设计
曾小旁
汪鹏君
《华东理工大学学报(自然科学版)》
CAS
CSCD
北大核心
2010
4
下载PDF
职称材料
2
时钟低摆幅双边沿低功耗触发器的设计
张慧熙
沈继忠
《电路与系统学报》
CSCD
北大核心
2006
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部