期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
时钟低摆幅三值双边沿低功耗触发器的设计 被引量:4
1
作者 曾小旁 汪鹏君 《华东理工大学学报(自然科学版)》 CAS CSCD 北大核心 2010年第2期279-283,共5页
通过对各类多值触发器的研究,提出了一种反馈保持型时钟低摆幅三值双边沿低功耗新型触发器(Feedback Keeper Low-swing Clock Ternary Low-Power Double-Edge-Triggered Flip-Flop,FK-LSCTLPDFF)设计方案。该方案利用反馈保持避免电路... 通过对各类多值触发器的研究,提出了一种反馈保持型时钟低摆幅三值双边沿低功耗新型触发器(Feedback Keeper Low-swing Clock Ternary Low-Power Double-Edge-Triggered Flip-Flop,FK-LSCTLPDFF)设计方案。该方案利用反馈保持避免电路因输入信号瞬间毛刺引起的错误翻转,利用时钟信号双边沿跳变敏感抑制冗余跳变,利用时钟低摆幅降低三值触发器功耗。该电路与三值单边沿触发器相比,在保持相同数据吞吐量的条件下,可使时钟信号的频率减半,从而降低整个电路的系统功耗。通过PSPCIE模拟,验证了所设计电路具有正确逻辑功能,低功耗特性明显。 展开更多
关键词 多值逻辑 触发器 时钟低摆幅 功耗设计
下载PDF
时钟低摆幅双边沿低功耗触发器的设计
2
作者 张慧熙 沈继忠 《电路与系统学报》 CSCD 北大核心 2006年第2期58-61,共4页
传统的时钟低摆幅触发器由于工作方式和电路结构不够合理,使得电路的结点电容和开关活动性较大,增加了电路的开关功耗。本文通过改进传统的时钟低摆幅触发器的工作方式和电路结构,设计了一种新型的时钟低摆幅双边沿触发器——反馈保持... 传统的时钟低摆幅触发器由于工作方式和电路结构不够合理,使得电路的结点电容和开关活动性较大,增加了电路的开关功耗。本文通过改进传统的时钟低摆幅触发器的工作方式和电路结构,设计了一种新型的时钟低摆幅双边沿触发器——反馈保持型时钟低摆幅双边沿触发器(Feedback Keeper Low-swing Clock Double-edge-triggered Flip-flop—FK-LSCDFF)。模拟结果表明所设计的触发器具有正确的逻辑功能,跟传统的时钟低摆幅双边沿触发器相比,降低近17%的功耗。 展开更多
关键词 CMOS 功耗 时钟低摆幅 双边沿触发器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部