期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
时间间隔测量的双扩展内插技术研究 被引量:3
1
作者 古军 詹惠琴 习友宝 《电子科技大学学报》 EI CAS CSCD 北大核心 2006年第2期204-207,共4页
提出了一种基于电容器充放电原理的双扩展内插法,研究了双扩展测时内插器的工作原理和误差分析。双扩展内插法与单扩展内插法相比,能大大提高测时分辨力,并显著减少其内插时间,有效地解决了单扩展内插法中高测时分辨力和快测量速率之间... 提出了一种基于电容器充放电原理的双扩展内插法,研究了双扩展测时内插器的工作原理和误差分析。双扩展内插法与单扩展内插法相比,能大大提高测时分辨力,并显著减少其内插时间,有效地解决了单扩展内插法中高测时分辨力和快测量速率之间的矛盾。 展开更多
关键词 时间间隔测量 模拟内插器 时间扩展器 时间数字变换
下载PDF
高速数字存储示波器实现技术 被引量:24
2
作者 叶芃 周建明 张沁川 《电子测量与仪器学报》 CSCD 2005年第3期42-45,共4页
提出了一种基于随机取样技术的高速数字存储示波器的实现技术。采用FPGA实现100MS/ps数据采集控制和缓冲存储、触发控制、显示控制等所有逻辑控制电路,从而有效减小仪器体积、降低整机功耗;使用高分辨率模拟测时扩展器,使等效采样率达到... 提出了一种基于随机取样技术的高速数字存储示波器的实现技术。采用FPGA实现100MS/ps数据采集控制和缓冲存储、触发控制、显示控制等所有逻辑控制电路,从而有效减小仪器体积、降低整机功耗;使用高分辨率模拟测时扩展器,使等效采样率达到10GS/ps,时间测量分辨率达到100ps,实现100MHz(-3dB)可重复信号的波形重现。文中给出了在最小时间分辨率下波形重建的结果。 展开更多
关键词 数字存储示波器 随机取样 时间扩展器 等效采样率 实现技术 高速 时间分辨率 数据采集控制 FPGA实现 逻辑控制电路
下载PDF
高速数字存储示波器产品化设计的关键技术 被引量:2
3
作者 叶芃 陈世杰 张沁川 《电子科技大学学报》 EI CAS CSCD 北大核心 2005年第2期248-250,284,共4页
论述了“100 MHz高速数字存储示波器”的关键技术,着重阐述了系统设计的概念和原理、基于低速器件的高速数据采集技术、基于随机取样技术的等效采样技术的实现。其中,随机等效采样的实现采用高分辨力测时扩展器,使等效采样率达到5 GSPS... 论述了“100 MHz高速数字存储示波器”的关键技术,着重阐述了系统设计的概念和原理、基于低速器件的高速数据采集技术、基于随机取样技术的等效采样技术的实现。其中,随机等效采样的实现采用高分辨力测时扩展器,使等效采样率达到5 GSPS,时间测量分辨率达到200 ps,实现100 MHz(-3 dB)可重复信号的波形重现,并给出了实际应用中重建的波形图。 展开更多
关键词 数字存储示波器 随机取样 时间分辨率 时间扩展器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部