期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
CMOS电路泄漏功耗估算与降低方法研究 被引量:1
1
作者 陈志强 吴晓波 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2006年第5期772-776,809,共6页
为了减小深亚微米互补金属氧化物半导体(CMOS)电路待机模式下的泄漏功耗,须寻找使电路泄漏功耗最低的最小泄漏向量(MLV).为此,提出了一种基于泄漏功耗库的线性规划功耗模型,并在此基础上提出了基于改进的遗传算法搜索电路MLV的方法.线... 为了减小深亚微米互补金属氧化物半导体(CMOS)电路待机模式下的泄漏功耗,须寻找使电路泄漏功耗最低的最小泄漏向量(MLV).为此,提出了一种基于泄漏功耗库的线性规划功耗模型,并在此基础上提出了基于改进的遗传算法搜索电路MLV的方法.线性规划模型根据电路泄漏功耗库中各个基本单元的状态对应的泄漏功耗值,来估算整个门级电路的泄漏功耗.遗传算法利用线性规划模型作为评价函数,通过对输入向量集进行自然选择、交叉、变异操作,搜索使电路泄漏功耗最低的MLV.仿真结果表明,搜索到的MLV可以显著降低电路的泄漏功耗,而且易于实现,能够应用于超大规模集成电路泄漏功耗的估计和降低. 展开更多
关键词 泄漏功耗估算 最小泄漏向量 遗传算法 待机模式
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部