分析了激光捷联惯性导航系统中的激光陀螺频谱特性,指出激光捷联惯性导航系统中三个激光陀螺的抖动频率会互相干扰。提出一种多凹点有限冲击响应低通滤波器频域设计方法,通过指定三个抖动频率点幅值为小量,在幅频特性曲线上产生三个凹...分析了激光捷联惯性导航系统中的激光陀螺频谱特性,指出激光捷联惯性导航系统中三个激光陀螺的抖动频率会互相干扰。提出一种多凹点有限冲击响应低通滤波器频域设计方法,通过指定三个抖动频率点幅值为小量,在幅频特性曲线上产生三个凹陷点。该滤波器采用标准滤波算法,同时实现了对激光捷联惯性导航系统三个激光陀螺的滤波和机抖信号的陷波。给出了一个24阶多凹点滤波器设计实例,幅频特性分析说明,由于三个陷波点的集中,该滤波器还可以在机抖频率可能存在的频段上,提供额外的80 d B以上的衰减,可防止激光陀螺抖动频率漂移后陷波性能下降。试验结果表明,多凹点滤波器输出数据波动幅度比原激光捷联惯性导航系统使用的滤波器结果减小5~8倍,三轴摇摆试验的导航精度也有一定提高。展开更多
针对利用现场可编辑门阵列(FPGA)设计有限长冲击响应(FIR)数字滤波器中如何降低硬件资源消耗、提高硬件资源利用率的问题,提出一种改进的分布式算法。该算法是将固定系数的FIR滤波器系统单位脉冲响应事先存储在查找表中,利用搜索查找表...针对利用现场可编辑门阵列(FPGA)设计有限长冲击响应(FIR)数字滤波器中如何降低硬件资源消耗、提高硬件资源利用率的问题,提出一种改进的分布式算法。该算法是将固定系数的FIR滤波器系统单位脉冲响应事先存储在查找表中,利用搜索查找表得到运算结果,而不是使用传统的硬件方式来实现乘累加运算。介绍了以Altera公司的DSP Builder软件作为设计18阶FIR数字低通滤波器设计工具的具体流程和方法。通过Simulink和硬件在环(HIL)模块的引入,将设计模块下载到FPGA,进行软硬件协同仿真,给出滤波器的性能指标的实测结果。实测结果表明,所设计的18阶分布式算法低通滤波器截止频率为5.6 k Hz,带内波动:<0.5 d B,带外抑制:>18 d B,消耗的逻辑单元数量仅为442个较同阶的传统数字滤波器小一个数量级。因此,利用分布式算法设计的滤波器不仅其性能指标能够满足设计要求,对硬件资源的使用效率也有极大的改善。展开更多
文摘分析了激光捷联惯性导航系统中的激光陀螺频谱特性,指出激光捷联惯性导航系统中三个激光陀螺的抖动频率会互相干扰。提出一种多凹点有限冲击响应低通滤波器频域设计方法,通过指定三个抖动频率点幅值为小量,在幅频特性曲线上产生三个凹陷点。该滤波器采用标准滤波算法,同时实现了对激光捷联惯性导航系统三个激光陀螺的滤波和机抖信号的陷波。给出了一个24阶多凹点滤波器设计实例,幅频特性分析说明,由于三个陷波点的集中,该滤波器还可以在机抖频率可能存在的频段上,提供额外的80 d B以上的衰减,可防止激光陀螺抖动频率漂移后陷波性能下降。试验结果表明,多凹点滤波器输出数据波动幅度比原激光捷联惯性导航系统使用的滤波器结果减小5~8倍,三轴摇摆试验的导航精度也有一定提高。
文摘针对利用现场可编辑门阵列(FPGA)设计有限长冲击响应(FIR)数字滤波器中如何降低硬件资源消耗、提高硬件资源利用率的问题,提出一种改进的分布式算法。该算法是将固定系数的FIR滤波器系统单位脉冲响应事先存储在查找表中,利用搜索查找表得到运算结果,而不是使用传统的硬件方式来实现乘累加运算。介绍了以Altera公司的DSP Builder软件作为设计18阶FIR数字低通滤波器设计工具的具体流程和方法。通过Simulink和硬件在环(HIL)模块的引入,将设计模块下载到FPGA,进行软硬件协同仿真,给出滤波器的性能指标的实测结果。实测结果表明,所设计的18阶分布式算法低通滤波器截止频率为5.6 k Hz,带内波动:<0.5 d B,带外抑制:>18 d B,消耗的逻辑单元数量仅为442个较同阶的传统数字滤波器小一个数量级。因此,利用分布式算法设计的滤波器不仅其性能指标能够满足设计要求,对硬件资源的使用效率也有极大的改善。