期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
学习策略实现的条件和加法器通路时延故障测试生成
1
作者
杨德才
陈光
谢永乐
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2007年第9期1577-1582,共6页
时延故障对高速运算电路性能有着关键性的影响,本文对高速加法器之一的条件和加法器的通路时延故障作了研究。首先对其提出了一种可测性设计,主要特点是硬件成本低和测试向量少,且实现了完全的无险象强健时延故障可测性。在此基础上,进...
时延故障对高速运算电路性能有着关键性的影响,本文对高速加法器之一的条件和加法器的通路时延故障作了研究。首先对其提出了一种可测性设计,主要特点是硬件成本低和测试向量少,且实现了完全的无险象强健时延故障可测性。在此基础上,进一步提出了一种学习策略的方法,实现了任意位数条件和加法器通路时延故障的测试生成,使得测试难度下降,测试时间缩短,测试效率提高。仿真实验结果表明了该方案的有效性。
展开更多
关键词
条件和加法器
可测性设计
学习策略
通路时延故障
双向量测试
下载PDF
职称材料
题名
学习策略实现的条件和加法器通路时延故障测试生成
1
作者
杨德才
陈光
谢永乐
机构
电子科技大学自动化工程学院
出处
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2007年第9期1577-1582,共6页
基金
国家自然科学基金(90407007)资助项目
文摘
时延故障对高速运算电路性能有着关键性的影响,本文对高速加法器之一的条件和加法器的通路时延故障作了研究。首先对其提出了一种可测性设计,主要特点是硬件成本低和测试向量少,且实现了完全的无险象强健时延故障可测性。在此基础上,进一步提出了一种学习策略的方法,实现了任意位数条件和加法器通路时延故障的测试生成,使得测试难度下降,测试时间缩短,测试效率提高。仿真实验结果表明了该方案的有效性。
关键词
条件和加法器
可测性设计
学习策略
通路时延故障
双向量测试
Keywords
conditional sum adder
design for testability
learning strategy
path delay fault
two-pattern test
分类号
TN407 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
学习策略实现的条件和加法器通路时延故障测试生成
杨德才
陈光
谢永乐
《仪器仪表学报》
EI
CAS
CSCD
北大核心
2007
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部