期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
利用FN振荡电流测量超薄栅MOS结构的栅氧化层厚度 被引量:3
1
作者 毛凌锋 谭长华 +1 位作者 许铭真 卫建林 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2000年第10期999-1004,共6页
给出了一种利用 FN振荡电流的极值测量超薄栅 MOS结构的栅氧化层厚度和电子在栅氧化层导带中的有效质量方法 .利用波的干涉方法来处理电子隧穿势垒的过程 ,方便地获得了出现极值时外加电压和栅氧化层厚度、势垒高度、电子的有效质量之... 给出了一种利用 FN振荡电流的极值测量超薄栅 MOS结构的栅氧化层厚度和电子在栅氧化层导带中的有效质量方法 .利用波的干涉方法来处理电子隧穿势垒的过程 ,方便地获得了出现极值时外加电压和栅氧化层厚度、势垒高度、电子的有效质量之间的关系 .这种方法的最大优点是精确和简便 。 展开更多
关键词 MOS结构 栅氧化层厚度 FN振荡电流 超薄
下载PDF
45nm体硅工艺下使用双-栅氧化层厚度降低SRAM的泄漏功耗
2
作者 杨松 王宏 杨志家 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第5期745-749,共5页
提出了一种在45nm体硅工艺下使用双-栅氧化层厚度来降低整体泄漏功耗的方法.所提方法具有不增加面积和延时、改善静态噪声边界、对SRAM设计流程的改动很小等优点.提出了三种新型的SRAM单元结构,并且使用这些单元设计了一个32kb的SRAM,... 提出了一种在45nm体硅工艺下使用双-栅氧化层厚度来降低整体泄漏功耗的方法.所提方法具有不增加面积和延时、改善静态噪声边界、对SRAM设计流程的改动很小等优点.提出了三种新型的SRAM单元结构,并且使用这些单元设计了一个32kb的SRAM,仿真结果表明,整体泄漏功耗可以降低50%以上. 展开更多
关键词 极泄漏电流 SRAM 栅氧化层厚度 静态噪声边界
下载PDF
超深亚微米n沟道Si-MOSFET中栅介质的击穿
3
作者 李青龙 《常州工学院学报》 2005年第3期19-22,共4页
通过改变Si-MOSFET的栅电压、源电压、漏电压和栅氧化层厚度等参数,分析和求解栅介质下载流子迁移率、沟道内电流密度、电场、雪崩产生密度以及隧穿电流的变化,得出当源、漏偏压分别为0.5V和1.0V时,增大栅极电压到18V时,栅氧化层(3nm)... 通过改变Si-MOSFET的栅电压、源电压、漏电压和栅氧化层厚度等参数,分析和求解栅介质下载流子迁移率、沟道内电流密度、电场、雪崩产生密度以及隧穿电流的变化,得出当源、漏偏压分别为0.5V和1.0V时,增大栅极电压到18V时,栅氧化层(3nm)被永久性击穿;而在栅、源、漏偏压分别为5V、0.5V、1.0V不变时,减薄栅氧化层到0.335nm时,栅氧化层被永久性击穿。 展开更多
关键词 介质 超深亚微米 击穿 N沟道 MOSFET 栅氧化层厚度 载流子迁移率 氧化 电流密度 隧穿电流 极电压 永久性 等参数 漏电压 偏压 Si
下载PDF
n沟肖特基势垒隧穿晶体管特性研究
4
作者 杜刚 刘弋波 +2 位作者 孙雷 刘晓彦 韩汝琦 《固体电子学研究与进展》 CAS CSCD 北大核心 2004年第1期10-14,共5页
利用自主开发的蒙特卡罗器件模拟软件 ,对 n沟肖特基势垒隧穿晶体管 (SBTT)的输出特性和转移特性进行了模拟 ,详细分析了沟道区掺杂浓度 ,源漏硅化物区深度以及栅氧化层厚度对 SBTT特性的影响。
关键词 蒙特卡罗器件 n沟肖特基势垒隧穿晶体管 输出特性 转移特性 源漏硅化物区深度 栅氧化层厚度
下载PDF
A High Performance Sub-100nm Nitride/Oxynitride Stack Gate Dielectric CMOS Device with Refractory W/TiN Metal Gates
5
作者 钟兴华 周华杰 +1 位作者 林钢 徐秋霞 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第3期448-453,共6页
By complementing the equivalent oxide thickness (EOT) of a 1.7nm nitride/oxynitride (N/O) stack gate dielectric (EOT- 1.7nm) with a W/TiN metal gate electrode,metal gate CMOS devices with sub-100nm gate length a... By complementing the equivalent oxide thickness (EOT) of a 1.7nm nitride/oxynitride (N/O) stack gate dielectric (EOT- 1.7nm) with a W/TiN metal gate electrode,metal gate CMOS devices with sub-100nm gate length are fabricated in China for the first time. The key technologies adopted to restrain SCE and to improve drive ability include a 1.7nm N/O stack gate dielectric, non-CMP planarization technology, a T-type refractory W/TiN metal stack gate electrode, and a novel super steep retrograde channel doping using heavy ion implantation and a double sidewall scheme. Using these optimized key technologies, high performance 95nm metal gate CMOS devices with excellent SCE and good driving ability are fabricated. Under power supply voltages of VDS ± 1.5V and VGS± 1.8V,drive currents of 679μA/μm for nMOS and - 327μA/μm for pMOS are obtained. A subthreshold slope of 84.46mV/dec, DIBL of 34.76mV/V, and Vth of 0.26V for nMOS, and a subthreshold slope of 107.4mV/dec,DIBL of 54.46mV/V, and Vth of 0.27V for pMOS are achieved. These results show that the combined technology has indeed thoroughly eliminated the boron penetration phenomenon and polysilicon depletion effect ,effectively reduced gate tunneling leakage, and improved device reliability. 展开更多
关键词 equivalent oxide thickness nitride/oxynitride gate dielectric stack W/TiN metal gate non-CMP planarization
下载PDF
电阻负载型NMOS反相器输出低电平优化 被引量:1
6
作者 刘春艳 李媛 《微处理机》 2019年第2期26-29,共4页
反相器是几乎所有数字集成电路设计的核心,然而在针对反相器设计的大量研究当中,对于电阻负载型NMOS反相器的参数对NMOS反相器在性能上的影响,很少被报道。基于此,利用Silvaco TCAD半导体器件仿真软件全面系统地分析了电阻型负载NMOS反... 反相器是几乎所有数字集成电路设计的核心,然而在针对反相器设计的大量研究当中,对于电阻负载型NMOS反相器的参数对NMOS反相器在性能上的影响,很少被报道。基于此,利用Silvaco TCAD半导体器件仿真软件全面系统地分析了电阻型负载NMOS反相器器件参数,包括衬底掺杂浓度,栅氧化层厚度,晶体管导电沟道宽长比,电阻RL的阻值等,研究其对反相器输出低电平性能的影响。仿真结果表明,增加衬底掺杂浓度和P+区掺杂浓度可以改变阈值电压,优化电路的输出电平;增大栅氧化层的厚度也可同样实现对电阻型NMOS反相器输出电平的优化。 展开更多
关键词 阈值电压 栅氧化层厚度 掺杂浓度 导电沟道宽长比 瞬态特性
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部