期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
MIDS/BUAA的模式管理器与对象管理器的设计 被引量:3
1
作者 车敦仁 麦中凡 《计算机研究与发展》 EI CSCD 北大核心 1994年第4期14-19,共6页
本文首先回顾了MIDS/BUAA总体设计中相关的部分重要内容:univObject对象定义、持久性规则、库模式和MIDS的功能构成等;然后重点介绍了MIDS/BUAA中两个核心模块:模式管理器SM和对象管理器OM的设... 本文首先回顾了MIDS/BUAA总体设计中相关的部分重要内容:univObject对象定义、持久性规则、库模式和MIDS的功能构成等;然后重点介绍了MIDS/BUAA中两个核心模块:模式管理器SM和对象管理器OM的设计思想、基本任务和实现途径;最后给出了MIDS/BUAA类库的层次结构。 展开更多
关键词 数据库 对象管理器 模式管理器
下载PDF
大型加速器控制中模式管理器的开发及应用
2
作者 甘泉 王春红 +1 位作者 P.CHU 唐靖宇 《原子能科学技术》 EI CAS CSCD 北大核心 2010年第10期1262-1265,共4页
本工作从加速器控制系统的软件设计角度提出并开发了一种管理加速器运行模式和数据的方法,即加速器模式管理器(model manager)。该软件利用Oracle数据库作为加速器运行模式及数据的存储平台,能够绘制和比较加速器各种模式的多种函数曲线... 本工作从加速器控制系统的软件设计角度提出并开发了一种管理加速器运行模式和数据的方法,即加速器模式管理器(model manager)。该软件利用Oracle数据库作为加速器运行模式及数据的存储平台,能够绘制和比较加速器各种模式的多种函数曲线,且提供在线模拟运行加速器的功能,为大型加速器的调试提供方便。该系统已成功用于LCLS加速器。 展开更多
关键词 加速器模式管理器 加速器软件 加速器模式
下载PDF
一种基于混合模式时钟管理器的时钟频率动态重置改进算法
3
作者 蒋雪凝 徐新民 Oliver Faust 《浙江大学学报(理学版)》 CAS CSCD 2012年第6期643-647,共5页
针对现有混合模式时钟管理器(Mixed-Mode Clock Manager,MMCM)动态重置算法占用大量ROM空间、与用户交互性不强的问题,提出一种MMCM动态重置改进型算法(IDRA).MMCM有7个输出端,可为不同电路模块提供时钟信号,直接输入MMCM输出端口序号... 针对现有混合模式时钟管理器(Mixed-Mode Clock Manager,MMCM)动态重置算法占用大量ROM空间、与用户交互性不强的问题,提出一种MMCM动态重置改进型算法(IDRA).MMCM有7个输出端,可为不同电路模块提供时钟信号,直接输入MMCM输出端口序号和频率值即可改变相应端口的输出时钟频率.动态重置端口(Dynamic reconfiguration port,DRP)与加强型MMCM原型连接,采用状态机来驱动DRP,顺序实现读取输出端口寄存器地址、选择改变输出时钟频率或相移、读取分频值、使能端口寄存器读写等功能.最后,给出0号输出端口时钟频率由100MHz降为50MHz的仿真波形,此频率可变范围为4.69~700MHz. 展开更多
关键词 混合模式时钟管理器 时钟频率 动态重置端口 状态机
下载PDF
软件过程管理预警及异常模式设计与应用
4
作者 杜祝平 于磊 +1 位作者 李志博 郭毅 《信息工程大学学报》 2013年第5期629-633,共5页
设计了一种统一的、用于描述软件过程管理预警及异常情形的特征模式,阐述了模式的构成、含义及用法。在此基础上,提出了一种基于软件过程管理信息库及特征模式集的预警及异常监控方法,介绍了该方法的软件结构以及特征模式的定制、预处... 设计了一种统一的、用于描述软件过程管理预警及异常情形的特征模式,阐述了模式的构成、含义及用法。在此基础上,提出了一种基于软件过程管理信息库及特征模式集的预警及异常监控方法,介绍了该方法的软件结构以及特征模式的定制、预处理、解析和信息生成方法等技术细节,从而实现了预警及异常信息一站式获取服务。 展开更多
关键词 软件过程管理 特征模式 预警 异常监控 模式管理器
下载PDF
基于FPGA的多路高速数据传输同步时延测量系统 被引量:3
5
作者 逄锦昊 苏涛 +1 位作者 杨涛 熊梓成 《电子器件》 CAS 北大核心 2015年第2期447-451,共5页
为了测量多路高速数据传输的同步时延,设计了一种同步时延测量系统,采用FPGA的输入输出延迟单元(IODELAYE)和混合模式时钟管理器(MMCM)移动采样点位置,得到不同采样点位置的采样数据,通过计算机分析采样数据,找到传输不稳定的采样点位置... 为了测量多路高速数据传输的同步时延,设计了一种同步时延测量系统,采用FPGA的输入输出延迟单元(IODELAYE)和混合模式时钟管理器(MMCM)移动采样点位置,得到不同采样点位置的采样数据,通过计算机分析采样数据,找到传输不稳定的采样点位置,并计算出同步时延。IODELAYE保证了系统的高精度,通过与MMCM的结合,使系统具有宽量程的特点。测试结果表明,该系统性能稳定,测量误差小于0.2 ns,适用于多路高速数据传输场合。 展开更多
关键词 高速数据传输 同步时延 现场可编程门阵列 输入输出延迟单元 混合模式时钟管理器
下载PDF
基于FPGA的高分辨率数字时间转换器
6
作者 王伟 张瑞峰 《强激光与粒子束》 CAS CSCD 北大核心 2023年第3期155-163,共9页
针对全固态直线变压器驱动源(LTD)中大规模开关同步触发的需求,基于游标法和预相移技术设计了一种全新的双通道同步高分辨率数字时间转换器(DTC)。在原有游标DTC的基础上提前计算不同生成脉冲相位重合位置的关系,通过相位移动和相位检... 针对全固态直线变压器驱动源(LTD)中大规模开关同步触发的需求,基于游标法和预相移技术设计了一种全新的双通道同步高分辨率数字时间转换器(DTC)。在原有游标DTC的基础上提前计算不同生成脉冲相位重合位置的关系,通过相位移动和相位检测使时钟信号提前满足相位关系,以实现同时触发多个不同宽度脉冲信号的目的。详细阐述了DTC的实现原理和电路设计模块,并对其进行了仿真和现场可编程门阵列(FPGA)实现,同时对实现结果进行测试、分析和讨论。在Xilinx ARTIX-7 FPGA开发板上实现了第一个脉冲信号的分辨率为0.85 ps,微分非线性(DNL)和积分非线性(INL)分别为-1.255~1.166 LSB和-7.33~7.05 LSB。第二个脉冲信号分辨率为17.1131 ps,DNL和INL分别为-0.0987~0.105 LSB和-0.717~0.735 LSB,且在0~80℃的环境温度中依旧可以保证DTC的性能。结果表明此DTC具有实现简单、成本低,性能高效等优点。 展开更多
关键词 数字时间转换器 游标法 预相移 模式时钟管理器 同步触发
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部