期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
用于288×4读出电路中的高效率模拟电荷延迟线(英文)
1
作者
鲁文高
陈中建
+1 位作者
张雅聪
吉利久
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2008年第5期739-743,共5页
提出了一种带时间延迟积分功能的高性能CMOS读出电路芯片适用的高效率电荷延迟线结构。基于该结构,设计了一款288×4规格焦平面阵列组件适用的CMOS读出电路芯片,并已完成流片、测试。该芯片包括4个视频输出端,每个端口的像元输出频...
提出了一种带时间延迟积分功能的高性能CMOS读出电路芯片适用的高效率电荷延迟线结构。基于该结构,设计了一款288×4规格焦平面阵列组件适用的CMOS读出电路芯片,并已完成流片、测试。该芯片包括4个视频输出端,每个端口的像元输出频率为4-5MHz(如用于实现384×288规模的成像,帧频可达160Hz)。测试结果表明这款芯片具有高动态范围(大于78dB)、高线性度(大于99.5%)、高均匀性(大于96.8%)等特征。
展开更多
关键词
TDI
读出电路
模拟电荷延迟线
下载PDF
职称材料
题名
用于288×4读出电路中的高效率模拟电荷延迟线(英文)
1
作者
鲁文高
陈中建
张雅聪
吉利久
机构
北京大学信息学院微电子学系
出处
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2008年第5期739-743,共5页
基金
国家自然科学基金(40704025)
国防预研项目(41308020102)资助
文摘
提出了一种带时间延迟积分功能的高性能CMOS读出电路芯片适用的高效率电荷延迟线结构。基于该结构,设计了一款288×4规格焦平面阵列组件适用的CMOS读出电路芯片,并已完成流片、测试。该芯片包括4个视频输出端,每个端口的像元输出频率为4-5MHz(如用于实现384×288规模的成像,帧频可达160Hz)。测试结果表明这款芯片具有高动态范围(大于78dB)、高线性度(大于99.5%)、高均匀性(大于96.8%)等特征。
关键词
TDI
读出电路
模拟电荷延迟线
Keywords
TDI
ROIC
analog charge delay line
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
用于288×4读出电路中的高效率模拟电荷延迟线(英文)
鲁文高
陈中建
张雅聪
吉利久
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2008
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部