期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
波动动态差分逻辑RISC-V CPU芯核的功耗抑制技术研究
1
作者
崔小乐
李修远
+1 位作者
李浩
张兴
《电子与信息学报》
EI
CSCD
北大核心
2023年第9期3244-3252,共9页
差分功耗分析(DPA)攻击不仅威胁加密硬件,对加密软件的安全性也构成严重挑战。将波动动态差分逻辑(WDDL)技术应用在RISC-V指令集的处理器芯核上可减少功耗信息的泄露。但是,WDDL技术会给电路引入巨大的功耗开销。该文针对基于WDDL的RIS...
差分功耗分析(DPA)攻击不仅威胁加密硬件,对加密软件的安全性也构成严重挑战。将波动动态差分逻辑(WDDL)技术应用在RISC-V指令集的处理器芯核上可减少功耗信息的泄露。但是,WDDL技术会给电路引入巨大的功耗开销。该文针对基于WDDL的RISC-V处理器芯核提出两种功耗抑制方法。虽然随机预充电使能技术与指令无关,而预充电使能指令技术需要扩充指令集,但这两种方法都是属于轻量级的设计改进。仿真结果表明,采用了随机预充电使能技术和预充电使能指令技术的Rocket芯核的电路功耗分别是原始的WDDL Rocekt芯核功耗的42%和36.4%。
展开更多
关键词
差分
功耗分析
RISC-V芯核
波动动态差分逻辑
功耗信息泄露
功耗抑制
下载PDF
职称材料
抗功耗攻击的逻辑电路研究
被引量:
2
2
作者
于敬超
严迎建
+1 位作者
吴雪涛
王忠
《微电子学》
CAS
CSCD
北大核心
2015年第4期497-501,506,共6页
通过分析双轨电路的主要功耗泄露类型,评估了传统抗功耗攻击逻辑电路的安全性,指出其安全性漏洞。针对其漏洞,对LBDL电路进行改进,并提出了一种将改进后的电路与掩码技术相结合的MLBDL电路。Hspice仿真实验表明,MLBDL电路不仅能够消除...
通过分析双轨电路的主要功耗泄露类型,评估了传统抗功耗攻击逻辑电路的安全性,指出其安全性漏洞。针对其漏洞,对LBDL电路进行改进,并提出了一种将改进后的电路与掩码技术相结合的MLBDL电路。Hspice仿真实验表明,MLBDL电路不仅能够消除由双轨信号布线差异引起的功耗泄露,而且能够消除由输入延时差异引起的功耗泄露,其抗功耗攻击能力显著增强。
展开更多
关键词
功耗攻击
波动动态差分逻辑
MDPL
LBDL
MLBDL
下载PDF
职称材料
题名
波动动态差分逻辑RISC-V CPU芯核的功耗抑制技术研究
1
作者
崔小乐
李修远
李浩
张兴
机构
北京大学深圳研究生院集成微系统重点实验室
鹏城实验室
出处
《电子与信息学报》
EI
CSCD
北大核心
2023年第9期3244-3252,共9页
基金
深圳学科布局项目(JCYJ20220818100814033)
深圳孔雀团队项目(KQTD20200820113105004)
广东省重点科技研发计划项目(2019B010155002)。
文摘
差分功耗分析(DPA)攻击不仅威胁加密硬件,对加密软件的安全性也构成严重挑战。将波动动态差分逻辑(WDDL)技术应用在RISC-V指令集的处理器芯核上可减少功耗信息的泄露。但是,WDDL技术会给电路引入巨大的功耗开销。该文针对基于WDDL的RISC-V处理器芯核提出两种功耗抑制方法。虽然随机预充电使能技术与指令无关,而预充电使能指令技术需要扩充指令集,但这两种方法都是属于轻量级的设计改进。仿真结果表明,采用了随机预充电使能技术和预充电使能指令技术的Rocket芯核的电路功耗分别是原始的WDDL Rocekt芯核功耗的42%和36.4%。
关键词
差分
功耗分析
RISC-V芯核
波动动态差分逻辑
功耗信息泄露
功耗抑制
Keywords
Differential Power Analysis(DPA)
RISC-V core
Wava Dynamic Differential Logic(WDDL)
Power leakage
Power suppression
分类号
TN918 [电子电信—通信与信息系统]
TP332.2 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
抗功耗攻击的逻辑电路研究
被引量:
2
2
作者
于敬超
严迎建
吴雪涛
王忠
机构
解放军信息工程大学
出处
《微电子学》
CAS
CSCD
北大核心
2015年第4期497-501,506,共6页
文摘
通过分析双轨电路的主要功耗泄露类型,评估了传统抗功耗攻击逻辑电路的安全性,指出其安全性漏洞。针对其漏洞,对LBDL电路进行改进,并提出了一种将改进后的电路与掩码技术相结合的MLBDL电路。Hspice仿真实验表明,MLBDL电路不仅能够消除由双轨信号布线差异引起的功耗泄露,而且能够消除由输入延时差异引起的功耗泄露,其抗功耗攻击能力显著增强。
关键词
功耗攻击
波动动态差分逻辑
MDPL
LBDL
MLBDL
Keywords
Power attack
Dynamic differential logic
Masked dual rail pre-charge logic
LUT based differentiallogic~ Masked LBDL
分类号
TP309.2 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
波动动态差分逻辑RISC-V CPU芯核的功耗抑制技术研究
崔小乐
李修远
李浩
张兴
《电子与信息学报》
EI
CSCD
北大核心
2023
0
下载PDF
职称材料
2
抗功耗攻击的逻辑电路研究
于敬超
严迎建
吴雪涛
王忠
《微电子学》
CAS
CSCD
北大核心
2015
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部