-
题名基于FPGA的波特率连续可调的UART接口设计
被引量:11
- 1
-
-
作者
吴志勇
郭元兴
刘雨沁
-
机构
中国电子科技集团公司第三十研究所
-
出处
《通信技术》
2018年第1期252-256,共5页
-
文摘
在FPGA上设计了一种波特率连续可调的UART接口,该接口符合RS-232C通信协议。将波特率转换为比特持续时间,在固定工作时钟频率下通过改变比特持续时间来实现波特率的连续可调,并将比特持续时间和中断时间间隔作为接口参数,用户可以灵活设置接口速率和中断CPU的频率。在接收端高速采样,采用大数判决的方式确定当前比特值,有效过滤了信号线上的毛刺,提高了UART接口的抗干扰能力。该接口已在实际项目中应用,经验证其工作稳定可靠,数据通信完全正确。
-
关键词
通用异步收发器
FPGA
波特率可调
大数判决
-
Keywords
UART
FPGA
baud rate configurable
majority detection
-
分类号
TP336
[自动化与计算机技术—计算机系统结构]
-
-
题名波特率连续可调的串口通信技术
被引量:1
- 2
-
-
作者
曹赛男
刘方
-
机构
南京航空航天大学电子信息工程学院
-
出处
《电子科技》
2011年第12期53-55,共3页
-
文摘
在基于PCI接口波特率连续可调的串口通信技术中,串口通信模块作为整个PCI接口功能的本地模块,是实现PCI接口模块与外部串口信息的沟通。文中介绍了波特率连续可调技术的实现原理和方法,并基于PCI接口和FPGA技术完成通信模块的实现与测试验证。其具有设计的灵活性和应用的广泛性。
-
关键词
PCI接口
串口通信
波特率连续可调
DDS
FPGA
-
Keywords
PCI interface
serial communication
continuously adjusted band rate
DDS
FPGA
-
分类号
TN919
[电子电信—通信与信息系统]
-
-
题名基于SOC技术设计可复用的异步串行通信接口IP核
被引量:5
- 3
-
-
作者
黄万伟
邵高平
-
机构
郑州解放军信息工程大学信息工程学院
-
出处
《微计算机信息》
北大核心
2005年第4期132-133,100,共3页
-
文摘
基于SOC(systemonchip)技术,利用VHDL语言设计开发具有奇偶校验功能、数据位和波特率可调的通用异步串行通信接口IP核。该IP核内置异步接收和发送模块,可直接提供给其它SOC系统设计者使用,减少SOC系统设计的工作量。
-
关键词
SOC
VHDL
奇偶校验
波特率可调
-
Keywords
SOC
VHDL
even or odd parity
controllable baud rate
-
分类号
TP273.5
[自动化与计算机技术—检测技术与自动化装置]
-