期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
数模混合片上系统模拟芯核并行测试结构
1
作者
靳洋
王红
+2 位作者
杨士元
吕政良
郑焱
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2010年第11期2004-2012,共9页
为了减少测试成本,基于片上数字化的思想,提出复用片上DAC和ADC数模混合片上系统模拟芯核并行测试结构.自保持模拟测试接口可暂存模拟测试激励和测试响应,减少每个测试端口添加的DAC和ADC所产生的额外面积开销,实现芯核级多端口测试和...
为了减少测试成本,基于片上数字化的思想,提出复用片上DAC和ADC数模混合片上系统模拟芯核并行测试结构.自保持模拟测试接口可暂存模拟测试激励和测试响应,减少每个测试端口添加的DAC和ADC所产生的额外面积开销,实现芯核级多端口测试和系统级的多核并行测试.采用流水线式并行测试结构减少DAC输出测试激励的等待时间;并进一步分析了模拟测试外壳的测试成本评价方法和优化问题数学模型,在此基础上设计测试成本优化算法,得到优化的模拟测试外壳组分配方案.实验结果表明,文中提出的模拟芯核测试结构对精度的影响小于0.25%,对测试时间可优化40%以上.
展开更多
关键词
数模混合片上系统
模拟芯核
自保持模拟
测试
接口
流水线式并行测试
测试
成本
下载PDF
职称材料
题名
数模混合片上系统模拟芯核并行测试结构
1
作者
靳洋
王红
杨士元
吕政良
郑焱
机构
清华大学自动化系
出处
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2010年第11期2004-2012,共9页
基金
国家自然科学基金(60633060
60773142)
+1 种基金
国家"九七三"重点基础研究发展规划项目(2005CB321604)
教育部博士点专项基金资助项目(20070003122)
文摘
为了减少测试成本,基于片上数字化的思想,提出复用片上DAC和ADC数模混合片上系统模拟芯核并行测试结构.自保持模拟测试接口可暂存模拟测试激励和测试响应,减少每个测试端口添加的DAC和ADC所产生的额外面积开销,实现芯核级多端口测试和系统级的多核并行测试.采用流水线式并行测试结构减少DAC输出测试激励的等待时间;并进一步分析了模拟测试外壳的测试成本评价方法和优化问题数学模型,在此基础上设计测试成本优化算法,得到优化的模拟测试外壳组分配方案.实验结果表明,文中提出的模拟芯核测试结构对精度的影响小于0.25%,对测试时间可优化40%以上.
关键词
数模混合片上系统
模拟芯核
自保持模拟
测试
接口
流水线式并行测试
测试
成本
Keywords
mixed-signal SoC
analog cores
self-hold analog test interface
pipelined parallel test
test cost
分类号
TP [自动化与计算机技术]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
数模混合片上系统模拟芯核并行测试结构
靳洋
王红
杨士元
吕政良
郑焱
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2010
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部