-
题名浮点加法运算器前导1预判电路的实现
被引量:4
- 1
-
-
作者
李笑盈
孙富明
夏宏
-
机构
北京科技大学信息工程学院
国防科技大学电子工程学院
-
出处
《计算机工程与应用》
CSCD
北大核心
2002年第21期142-143,146,共3页
-
文摘
提出了一种应用于浮点加法器设计中前导1预判电路(LOP)的实现方案。此方案的提出是针对进行浮点加减运算时,尾数相减的结果可能会产生若干个头零,对于前导1的判断将直接影响规格化左移的位数而提出的。前导1的预判与尾数的减法运算并行执行,而不是对减法结果的判断,同时,并行检测预判中可能产生的1位误差,有效缩短了整个加法器的延时。LOP电路设计采用VHDL语言门级描述,已通过逻辑仿真验证,并在浮点加法器的设计中得到应用。
-
关键词
浮点加法运算器
前导1预判电路
规格化
设计
逻辑仿真
-
Keywords
Floating-point addition,normalization,leading-one prediction
-
分类号
TP332.21
[自动化与计算机技术—计算机系统结构]
-