期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
浮点加法运算器前导1预判电路的实现 被引量:4
1
作者 李笑盈 孙富明 夏宏 《计算机工程与应用》 CSCD 北大核心 2002年第21期142-143,146,共3页
提出了一种应用于浮点加法器设计中前导1预判电路(LOP)的实现方案。此方案的提出是针对进行浮点加减运算时,尾数相减的结果可能会产生若干个头零,对于前导1的判断将直接影响规格化左移的位数而提出的。前导1的预判与尾数的减法运算并行... 提出了一种应用于浮点加法器设计中前导1预判电路(LOP)的实现方案。此方案的提出是针对进行浮点加减运算时,尾数相减的结果可能会产生若干个头零,对于前导1的判断将直接影响规格化左移的位数而提出的。前导1的预判与尾数的减法运算并行执行,而不是对减法结果的判断,同时,并行检测预判中可能产生的1位误差,有效缩短了整个加法器的延时。LOP电路设计采用VHDL语言门级描述,已通过逻辑仿真验证,并在浮点加法器的设计中得到应用。 展开更多
关键词 浮点加法运算器 前导1预判电路 规格化 设计 逻辑仿真
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部