-
题名可配置高速高精度FFT的硬件实现
被引量:8
- 1
-
-
作者
邓波
戎蒙恬
汤晓峰
-
机构
上海交通大学芯片与系统设计中心
-
出处
《计算机工程》
EI
CAS
CSCD
北大核心
2006年第17期254-256,282,共4页
-
基金
上海市科委科技发展基金资助项目(037062022)
-
文摘
提出了一种高速、可变长点、混合基8/4/2、浮点的FFT硬件模块化设计方案。设计方案中,改进了基8/4/2混合基算法,能够处理可变长2N(3≤N≤12)采样点;提出了一种乒乓RAM结构和数据地址的组织,可以同时存、取和处理16个数据,保证处理实时性;采用了超长流水线浮点执行单元,提高了处理结果的精度。目前,该设计已在FPGA上实现,采样点长4k时处理能力为250MSPS。采用0.18μmCMOS工艺综合,4k点时处理能力可达到800MSPS。
-
关键词
混合基
乒乓RAM
浮点执行单元
流水线
-
Keywords
Mixed-Radix
Ping-pong RAM
Floating-point process unit
Pipelining
-
分类号
TN911
[电子电信—通信与信息系统]
-