期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
微处理器浮点IP核集成设计 被引量:1
1
作者 赵勇 张盛兵 王党辉 《微电子学与计算机》 CSCD 北大核心 2006年第7期129-133,共5页
探讨了一个可靠性高,通讯代价低的浮点IP集成方案。浮点运算IPFXU采用80bit扩展精度,支持i960mc的浮点指令集。为了在兼容X86指令集的32bit处理器系统中,实现IP核的集成,精心设计了耦合单元(FIU),以完成数据请求的拆分,指令匹配,数据的... 探讨了一个可靠性高,通讯代价低的浮点IP集成方案。浮点运算IPFXU采用80bit扩展精度,支持i960mc的浮点指令集。为了在兼容X86指令集的32bit处理器系统中,实现IP核的集成,精心设计了耦合单元(FIU),以完成数据请求的拆分,指令匹配,数据的打包、卸包和处理器的同步控制。 展开更多
关键词 浮点ip 耦合单元 集成
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部