期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种低延迟的3维高效视频编码中深度建模模式编码器 被引量:5
1
作者 王莉 曹一凡 +3 位作者 杜高明 刘冠宇 王晓蕾 张多利 《电子与信息学报》 EI CSCD 北大核心 2019年第7期1625-1632,共8页
为了更好地对3D视频中深度图进行编码,该文将3维高效视频编码(3D-HEVC)标准新引入了深度建模模式(DMMs),新模式在提高了编码质量的同时改进了原有算法的复杂度。在设计DMM-1编码器电路时,传统架构电路的编码周期均较长,只能满足较低分... 为了更好地对3D视频中深度图进行编码,该文将3维高效视频编码(3D-HEVC)标准新引入了深度建模模式(DMMs),新模式在提高了编码质量的同时改进了原有算法的复杂度。在设计DMM-1编码器电路时,传统架构电路的编码周期均较长,只能满足较低分辨率和帧率的视频实时编码要求。为了进一步提高3D-HEVC中DMM-1编码器的性能,该文对DMM-1算法架构进行了研究,针对其中楔形块评估无数据相关性的特点,提出了一种5级流水线架构的DMM-1编码器硬件电路,以期能够降低一个深度块编码所需的编码周期,并使用VerilogHDL进行实现。实验表明:该架构与Sanchez等人(2017年)的工作相比,以电路门数增加约1568门为代价,可减少至少52.3%的编码周期。 展开更多
关键词 3维高效视频编码 深度 帧内预测 深度建模模式算法 VERILOG
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部