期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
超宽带系统中维特比译码器的设计与实现 被引量:2
1
作者 欧阳淦 刘亮 +1 位作者 叶凡 任俊彦 《计算机工程》 CAS CSCD 北大核心 2010年第17期260-263,共4页
提出一种超宽带系统中的维特比译码器,对混合幸存路径管理单元进行改进,使其最高工作频率提升25%,译码延时减少40个时钟周期。在Xilinx Virtex-5 XC5VLX330 FPGA上的实现结果表明,该维特比译码器能在240 MHz的时钟频率下正确工作。并行... 提出一种超宽带系统中的维特比译码器,对混合幸存路径管理单元进行改进,使其最高工作频率提升25%,译码延时减少40个时钟周期。在Xilinx Virtex-5 XC5VLX330 FPGA上的实现结果表明,该维特比译码器能在240 MHz的时钟频率下正确工作。并行使用2个该译码器,可对系统中所有8种速率的数据译码。 展开更多
关键词 超宽带 维特比算法 混合幸存路径管理
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部