期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于混合精度ADC的大规模MIMO中继系统物理层安全性能研究 被引量:4
1
作者 丁青锋 刘梦霞 《电子学报》 EI CAS CSCD 北大核心 2021年第6期1142-1150,共9页
研究多天线窃听者场景基于混合精度模数转换器(Analog-to-Digital Converter,ADC)大规模多输入多输出(Multiple Input Multiple Output,MIMO)中继系统,中继将接收到的信号放大转发,通过在基站采用最大比合并接收信号,推导出合法用户与... 研究多天线窃听者场景基于混合精度模数转换器(Analog-to-Digital Converter,ADC)大规模多输入多输出(Multiple Input Multiple Output,MIMO)中继系统,中继将接收到的信号放大转发,通过在基站采用最大比合并接收信号,推导出合法用户与窃听者的频谱效率表达式,最终得出系统保密频谱效率表达式.根据能量效率定义建立功耗模型,推导保密能量效率表达式,并分析保密频谱效率和保密能量效率之间的平衡关系,进而揭示基站天线数、ADC量化位数等参数对物理层安全性能的影响.仿真结果表明,随着窃听者天线数增多,窃听能量增强,保密频谱效率会减小;ADC量化位数为4时,在保证保密频谱效率的同时也能得到较高的保密能量效率. 展开更多
关键词 大规模MIMO 混合模数转换器 放大转发 保密频谱效率 保密能量效率
下载PDF
一种可校正的12位C2C电容阵列混合结构SAR ADC
2
作者 韩文涛 明平文 +3 位作者 肖航 张中 李靖 于奇 《微电子学》 CAS 北大核心 2023年第3期359-365,共7页
提出了一种可校正的12位C2C电容阵列混合结构逐次逼近型模数转换器(SAR ADC),其数模转换器(DAC)由低6位分裂式C2C DAC阵列与高6位二进制DAC阵列构成。提出的混合结构DAC既解决了中高精度二进制SAR ADC中总电容过大的问题,又避免了分段... 提出了一种可校正的12位C2C电容阵列混合结构逐次逼近型模数转换器(SAR ADC),其数模转换器(DAC)由低6位分裂式C2C DAC阵列与高6位二进制DAC阵列构成。提出的混合结构DAC既解决了中高精度二进制SAR ADC中总电容过大的问题,又避免了分段式二进制DAC分数值桥接电容无法与单位电容形成匹配的问题。该结构能显著降低整个ADC的动态功耗。此外,将高位终端电容和低2~6位量化电容拆分成相等的两个电容,引入冗余量,使得该ADC的电容权重可以被校准,降低了电容失配以及寄生电容的影响。最后,为了避免电容上极板复位信号因电容阵列容值大而导致的延时偏大问题,采用高6位DAC采样的方式,并在高6位DAC中引入单位电容大小的终端电容,弥补了参考电压区间不完整的缺陷。仿真结果显示,在1.5 V电压下,该ADC总体功耗仅为111.84μW,ENOB为12.49位,SFDR为91.46 dB,SNDR为76.97 dB。 展开更多
关键词 模数转换器 数模转换器 C2C电容阵列 混合结构SAR模数转换器 LMS校正算法
下载PDF
A Novel Multi-Stage Interpolation Filter Design Technique for High-Resolution Σ-Δ DAC 被引量:2
3
作者 陈润 刘力源 李冬梅 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第11期1735-1741,共7页
This paper presents an efficient way to implement an interpolation filter in a 20bit ∑-△ DAC with an oversampling ratio of 128. A multistage structure is used to reduce the complexity of filter coefficients and the ... This paper presents an efficient way to implement an interpolation filter in a 20bit ∑-△ DAC with an oversampling ratio of 128. A multistage structure is used to reduce the complexity of filter coefficients and the fi- nite word length effect. A novel method based on mixed-radix number representation is proposed to realize a poly- phase multiplier-free half-band subfilter with a high resolution. This approach reduces the complexity of the con- trol system and saves chip area dramatically. The IC is realized in a standard 0.13μm CMOS process and the inter- polation filter occupies less than 0.63mm^2 . This realization has desirable properties of regularity with simple hard- ware devices which are suitable for VLSI and can be applied to many other high resolution data converters. 展开更多
关键词 interpolation filter mixed-radix MULTISTAGE ∑-△ DAC
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部