期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
用于光纤传输系统的10Gbit/s CMOS 1∶8分接器
1
作者
徐跃
《微电子学与计算机》
CSCD
北大核心
2009年第12期164-167,共4页
采用TSMC0.25μm RF CMOS工艺设计了一个应用于光纤传输系统的10Gbit/s CMOS 1∶8分接器.整个系统采用树型结构,由3级1∶2分接器、2级1∶2分频器、级间缓冲器和输入、输出接口电路构成.为了适应高速度的要求,所有电路全都采用源极耦合...
采用TSMC0.25μm RF CMOS工艺设计了一个应用于光纤传输系统的10Gbit/s CMOS 1∶8分接器.整个系统采用树型结构,由3级1∶2分接器、2级1∶2分频器、级间缓冲器和输入、输出接口电路构成.为了适应高速度的要求,所有电路全都采用源极耦合场效应管逻辑来实现.使用SmartSpice进行了仿真,结果表明:在电源电压为3.3V时,电路的最高工作速率可以达到10Gbit/s,电路功耗约为800mW.
展开更多
关键词
光纤传输系统
分接器
源
极
耦合
场效应管
逻辑
锁存器
下载PDF
职称材料
超高速0.18μm CMOS复接器集成电路设计
2
作者
张伟
李竹
《电子工程师》
2007年第5期12-14,24,共4页
介绍了一种超高速4∶1复接器集成电路。电路采用0.18μm CMOS工艺实现,供电电源1.8 V。电路采用源极耦合场效应管逻辑,与静态CMOS逻辑相比具有更高的速度。为了避免高速时序电路中常见的时钟偏差,在时钟树中放置了缓冲器。在设计中采用...
介绍了一种超高速4∶1复接器集成电路。电路采用0.18μm CMOS工艺实现,供电电源1.8 V。电路采用源极耦合场效应管逻辑,与静态CMOS逻辑相比具有更高的速度。为了避免高速时序电路中常见的时钟偏差,在时钟树中放置了缓冲器。在设计中采用有源电感的并联峰化技术有效地提高了电路工作速度。仿真结果表明最高速度可达13.5 Gbit/s,电路功耗约313 mW,复接器芯片面积约0.97×0.88 mm2。
展开更多
关键词
复接器
树型结构
选择器
CMOS
源
极
耦合
场效应管
逻辑
下载PDF
职称材料
采用SCFL的GaAs双模高速分频器
3
作者
王国全
《功能材料与器件学报》
CAS
CSCD
2000年第3期157-160,共4页
介绍了三种GaAs双模高速分频器的设计,分别讨论了双模分频器的工作原理及三种电路的逻辑设计,以及基于源耦合场效应管逻辑的电路结构,并给出了三种电路的模拟结果。
关键词
GAAS
源耦合场效应管逻辑
双模高速分频器
原文传递
题名
用于光纤传输系统的10Gbit/s CMOS 1∶8分接器
1
作者
徐跃
机构
南京邮电大学光电工程学院
出处
《微电子学与计算机》
CSCD
北大核心
2009年第12期164-167,共4页
基金
南京邮电大学科学基金(NY207087)
文摘
采用TSMC0.25μm RF CMOS工艺设计了一个应用于光纤传输系统的10Gbit/s CMOS 1∶8分接器.整个系统采用树型结构,由3级1∶2分接器、2级1∶2分频器、级间缓冲器和输入、输出接口电路构成.为了适应高速度的要求,所有电路全都采用源极耦合场效应管逻辑来实现.使用SmartSpice进行了仿真,结果表明:在电源电压为3.3V时,电路的最高工作速率可以达到10Gbit/s,电路功耗约为800mW.
关键词
光纤传输系统
分接器
源
极
耦合
场效应管
逻辑
锁存器
Keywords
optical communication system
demultiplexer
source coupled FET logic
latch
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
超高速0.18μm CMOS复接器集成电路设计
2
作者
张伟
李竹
机构
中国电子科技集团第二十八研究所
出处
《电子工程师》
2007年第5期12-14,24,共4页
基金
南京理工大学科研发展基金(AB96142)
文摘
介绍了一种超高速4∶1复接器集成电路。电路采用0.18μm CMOS工艺实现,供电电源1.8 V。电路采用源极耦合场效应管逻辑,与静态CMOS逻辑相比具有更高的速度。为了避免高速时序电路中常见的时钟偏差,在时钟树中放置了缓冲器。在设计中采用有源电感的并联峰化技术有效地提高了电路工作速度。仿真结果表明最高速度可达13.5 Gbit/s,电路功耗约313 mW,复接器芯片面积约0.97×0.88 mm2。
关键词
复接器
树型结构
选择器
CMOS
源
极
耦合
场效应管
逻辑
Keywords
multiplexer
tree topology
selecter
CMOS
SCFL
分类号
TN45 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
采用SCFL的GaAs双模高速分频器
3
作者
王国全
机构
信息产业部电子
出处
《功能材料与器件学报》
CAS
CSCD
2000年第3期157-160,共4页
文摘
介绍了三种GaAs双模高速分频器的设计,分别讨论了双模分频器的工作原理及三种电路的逻辑设计,以及基于源耦合场效应管逻辑的电路结构,并给出了三种电路的模拟结果。
关键词
GAAS
源耦合场效应管逻辑
双模高速分频器
Keywords
GaAs source- couple FET logic
Dual- modulus frequency divider
Principle
分类号
TN772 [电子电信—电路与系统]
原文传递
题名
作者
出处
发文年
被引量
操作
1
用于光纤传输系统的10Gbit/s CMOS 1∶8分接器
徐跃
《微电子学与计算机》
CSCD
北大核心
2009
0
下载PDF
职称材料
2
超高速0.18μm CMOS复接器集成电路设计
张伟
李竹
《电子工程师》
2007
0
下载PDF
职称材料
3
采用SCFL的GaAs双模高速分频器
王国全
《功能材料与器件学报》
CAS
CSCD
2000
0
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部