期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
用于光纤传输系统的10Gbit/s CMOS 1∶8分接器
1
作者 徐跃 《微电子学与计算机》 CSCD 北大核心 2009年第12期164-167,共4页
采用TSMC0.25μm RF CMOS工艺设计了一个应用于光纤传输系统的10Gbit/s CMOS 1∶8分接器.整个系统采用树型结构,由3级1∶2分接器、2级1∶2分频器、级间缓冲器和输入、输出接口电路构成.为了适应高速度的要求,所有电路全都采用源极耦合... 采用TSMC0.25μm RF CMOS工艺设计了一个应用于光纤传输系统的10Gbit/s CMOS 1∶8分接器.整个系统采用树型结构,由3级1∶2分接器、2级1∶2分频器、级间缓冲器和输入、输出接口电路构成.为了适应高速度的要求,所有电路全都采用源极耦合场效应管逻辑来实现.使用SmartSpice进行了仿真,结果表明:在电源电压为3.3V时,电路的最高工作速率可以达到10Gbit/s,电路功耗约为800mW. 展开更多
关键词 光纤传输系统 分接器 耦合场效应管逻辑 锁存器
下载PDF
超高速0.18μm CMOS复接器集成电路设计
2
作者 张伟 李竹 《电子工程师》 2007年第5期12-14,24,共4页
介绍了一种超高速4∶1复接器集成电路。电路采用0.18μm CMOS工艺实现,供电电源1.8 V。电路采用源极耦合场效应管逻辑,与静态CMOS逻辑相比具有更高的速度。为了避免高速时序电路中常见的时钟偏差,在时钟树中放置了缓冲器。在设计中采用... 介绍了一种超高速4∶1复接器集成电路。电路采用0.18μm CMOS工艺实现,供电电源1.8 V。电路采用源极耦合场效应管逻辑,与静态CMOS逻辑相比具有更高的速度。为了避免高速时序电路中常见的时钟偏差,在时钟树中放置了缓冲器。在设计中采用有源电感的并联峰化技术有效地提高了电路工作速度。仿真结果表明最高速度可达13.5 Gbit/s,电路功耗约313 mW,复接器芯片面积约0.97×0.88 mm2。 展开更多
关键词 复接器 树型结构 选择器 CMOS 耦合场效应管逻辑
下载PDF
采用SCFL的GaAs双模高速分频器
3
作者 王国全 《功能材料与器件学报》 CAS CSCD 2000年第3期157-160,共4页
介绍了三种GaAs双模高速分频器的设计,分别讨论了双模分频器的工作原理及三种电路的逻辑设计,以及基于源耦合场效应管逻辑的电路结构,并给出了三种电路的模拟结果。
关键词 GAAS 源耦合场效应管逻辑 双模高速分频器
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部