期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
面向片上系统的高性能SDRAM控制器设计 被引量:7
1
作者 张宇 时龙兴 +1 位作者 王学香 黄少珉 《固体电子学研究与进展》 CAS CSCD 北大核心 2007年第3期408-413,共6页
在分析了SDRAM存取原理之后,提出并设计了一种面向片上系统的高性能SDRAM控制器。该控制器采用数据写缓存方式降低了数据在存取内存时的等待时间;并引入了两组双通道预取指令缓冲器,每组双通道都用以减少取指令时的等待时间,采用两组的... 在分析了SDRAM存取原理之后,提出并设计了一种面向片上系统的高性能SDRAM控制器。该控制器采用数据写缓存方式降低了数据在存取内存时的等待时间;并引入了两组双通道预取指令缓冲器,每组双通道都用以减少取指令时的等待时间,采用两组的结构是为了增加指令预取的命中率;同时还使用了四路组关联的片上堆栈存储器来降低SDRAM的页失效频率,从而降低了因页失效而需要等待的时钟周期。实验证明,与传统的控制器相比,SDRAM的存取等待时间降低了63%,页失效频率降低了64%,总的指令执行平均时间为原来的40.5%。 展开更多
关键词 片上系统 存储控制器 页失效 指令预取缓冲器 片上堆栈
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部