期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
FPGA片上PowerPC系统设计 被引量:2
1
作者 熊明霞 雷宏 马小兵 《计算机测量与控制》 CSCD 2007年第9期1223-1225,共3页
针对星载合成孔径雷达数据压缩器接口非标准、功能测试复杂的特点,文中采用了嵌入式片上系统的思想开发了一种新型的辅助数据测试仪;该系统利用嵌入在FPGA中的PowerPC405处理器硬核完成数据传送功能,大大提高了系统集成度;利用FPGA的逻... 针对星载合成孔径雷达数据压缩器接口非标准、功能测试复杂的特点,文中采用了嵌入式片上系统的思想开发了一种新型的辅助数据测试仪;该系统利用嵌入在FPGA中的PowerPC405处理器硬核完成数据传送功能,大大提高了系统集成度;利用FPGA的逻辑单元搭建存储器和外设控制器,从而提高了设计的灵活性;其应用结果表明系统数据传输稳定、可靠,并且可增加更多外设控制器以扩充辅助数据测试仪的功能,因而可移植性强。 展开更多
关键词 PowerPC405处理器 片上外围总线(OPB) XILINX EDK集成开发环境
下载PDF
FPGA开发中一种新的OPB总线与IP核连接设计 被引量:1
2
作者 田园园 董金明 崔玉亮 《电子测量技术》 2009年第1期147-150,共4页
基于SoC以及FPGA的编解码器,充分利用片上系统的CPU等资源,是当前业界的设计热点之一。本文以JPEG解码器为例,首先介绍了JPEG及OPB总线的相关原理,然后在传统OPB总线与IP核连接方式的基础上,在二者之间设计了一个桥接模块OPB2LOCAL Brid... 基于SoC以及FPGA的编解码器,充分利用片上系统的CPU等资源,是当前业界的设计热点之一。本文以JPEG解码器为例,首先介绍了JPEG及OPB总线的相关原理,然后在传统OPB总线与IP核连接方式的基础上,在二者之间设计了一个桥接模块OPB2LOCAL Bridge,并详细说明了该设计的构架、接口及实现,并通过Verilog HDL硬件语言实现硬件设计,验证了该设计在实际工程应用系统中的有效性。 展开更多
关键词 片上外围总线 现场可编程逻辑门阵列 知识产权宏单元
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部