期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于总线共享架构的片上多处理器系统性能探索 被引量:3
1
作者 杨盛光 李丽 +2 位作者 徐懿 张宇昂 张冰 《微电子学与计算机》 CSCD 北大核心 2007年第12期16-19,共4页
采用SystemC建立了一个基于共享总线的MPSoC仿真平台,设计了3个实验分别用于建模3种典型应用(低计算/通讯比、高计算/通讯比和非独立任务),对系统性能进行了详细的调研。实验结果显示:处理器数≤6时,总线架构MPSoC体现出很高的效率,而... 采用SystemC建立了一个基于共享总线的MPSoC仿真平台,设计了3个实验分别用于建模3种典型应用(低计算/通讯比、高计算/通讯比和非独立任务),对系统性能进行了详细的调研。实验结果显示:处理器数≤6时,总线架构MPSoC体现出很高的效率,而处理器数=16几乎达到了总线架构MPSoC适用规模的极限;计算/通讯比对性能和规模有重要影响;流水线方案能略微缓解通讯状况。建议:处理器数≤6时,推荐采用总线方案;6<处理器数≤16时,总线方案是否合适由任务计算/通讯比决定;处理器数>16时,需要采用更高级的通讯方案。 展开更多
关键词 片上多处理器系统 总线 加速比 单核效率 总线占用率
下载PDF
NoC架构片上多处理器系统性能探索 被引量:1
2
作者 杨盛光 李丽 +2 位作者 张宇昂 董岚 娄孝祥 《微电子学与计算机》 CSCD 北大核心 2009年第1期63-66,共4页
采用SystemC建模和仿真环境建立了一款NoC系统级仿真平台,设计了3个实验分别用于建模3种典型应用(低计算/通信比、高计算/通信比和非独立任务),以定量模拟的方法对NoC架构MPSoC性能进行了详细的调研,并将其结果与总线架构MPSoC进行了对... 采用SystemC建模和仿真环境建立了一款NoC系统级仿真平台,设计了3个实验分别用于建模3种典型应用(低计算/通信比、高计算/通信比和非独立任务),以定量模拟的方法对NoC架构MPSoC性能进行了详细的调研,并将其结果与总线架构MPSoC进行了对比分析.实验结果显示:NoC系统加速比与处理器数目呈线性关系,不受规模的影响,而总线系统则明显受到处理器数目的限制;共享存储资源成为NoC系统性能提升的限制,但可以通过采用分布式存储策略得到解决,而总线系统却无法克服其共享总线通信瓶颈.因此,在系统规模较大(N>12)时推荐采用NoC体系结构. 展开更多
关键词 NOC 总线 片上多处理器系统 加速比 单核效率
下载PDF
基于AMBA-AHB总线多核平台的JPEG解码 被引量:5
3
作者 董岚 李丽 张宇昂 《电子测量与仪器学报》 CSCD 2009年第2期52-57,共6页
随着半导体工艺技术的发展,在单一芯片上集成多个处理器核已成为可能,在高端应用需求的驱动下,片上多处理器系统(Multi-Processor System-On-a-Chip,MPSoC)为高度并行的计算和通信提供了一种可行的解决方案。本文首先描述了一种基于AMBA... 随着半导体工艺技术的发展,在单一芯片上集成多个处理器核已成为可能,在高端应用需求的驱动下,片上多处理器系统(Multi-Processor System-On-a-Chip,MPSoC)为高度并行的计算和通信提供了一种可行的解决方案。本文首先描述了一种基于AMBA-AHB层次总线结构的片上多处理器系统硬件架构,然后以此为基础实现了2种并行化的JPEG解码算法。实验采用Altera Stratix II FPGA器件,整个系统运行在60 MHz的时钟频率下,与采用单个处理器实现的串行JPEG解码算法相比较,在集成了4个处理器核的MPSoC系统架构上实现的并行JPEG解码算法得到的最大加速比为2.23。 展开更多
关键词 片上多处理器系统 AMBA-AHB总线JPEG解码
下载PDF
基于MPSoC的无线传感器网络节点设计 被引量:1
4
作者 佟吉钢 张振新 +1 位作者 陈增强 孙青林 《科技通报》 北大核心 2010年第5期670-675,共6页
无线传感器网络的应用目前比较普遍,但其网络节点的实时数据处理能力还较为有限。对此本文提出了一种新的设计解决方案,即设计基于MPSoC(Multiprocessor Systems-on-Chip)的无线网络传感器节点。设计实现在FPGA开发板上嵌入多个处理器,... 无线传感器网络的应用目前比较普遍,但其网络节点的实时数据处理能力还较为有限。对此本文提出了一种新的设计解决方案,即设计基于MPSoC(Multiprocessor Systems-on-Chip)的无线网络传感器节点。设计实现在FPGA开发板上嵌入多个处理器,同时使用典型的基于ZigBee协议的无线传感器网络,将其使用的灵活性与片上多处理器系统的强大实时数据计算处理能力结合起来,充分发挥两者的优势,实现一种更具优势的无线传感器网络节点设计。 展开更多
关键词 无线传感网络 片上多处理器系统 FPGA ZIGBEE协议
下载PDF
MPSoc上动静态结合的SPM分配策略 被引量:3
5
作者 罗飞 过敏意 陈英 《计算机工程》 CAS CSCD 北大核心 2010年第21期275-276,279,共3页
基于片上多处理器系统,提出一种动静态结合的便签式内存分配策略,采用整数线性规划方法将全局变量静态地分配到SPM中,使用拓展的数据程序关系图来描述任务和数据,根据贪心算法将合适的局部变量动态的分配到SPM中。实验结果表明,该分配... 基于片上多处理器系统,提出一种动静态结合的便签式内存分配策略,采用整数线性规划方法将全局变量静态地分配到SPM中,使用拓展的数据程序关系图来描述任务和数据,根据贪心算法将合适的局部变量动态的分配到SPM中。实验结果表明,该分配策略比纯静态分配策略平均减少程序执行时间27%,比不使用SPM时减少35%。 展开更多
关键词 片上多处理器系统 便签式内存 调度
下载PDF
Physical design method of MPSoC
6
作者 LIU Peng XIA Bing-jie TENG Zhao-wei 《Journal of Zhejiang University-Science A(Applied Physics & Engineering)》 SCIE EI CAS CSCD 2007年第4期631-637,共7页
Floorplan, clock network and power plan are crucial steps in deep sub-micron system-on-chip design. A novel di- agonal floorplan is integrated to enhance the data sharing between different cores in system-on-chip. Cus... Floorplan, clock network and power plan are crucial steps in deep sub-micron system-on-chip design. A novel di- agonal floorplan is integrated to enhance the data sharing between different cores in system-on-chip. Custom clock network con- taining hand-adjusted buffers and variable routing rules is constructed to realize balanced synchronization. Effective power plan considering both IR drop and electromigration achieves high utilization and maintains power integrity in our MediaSoC. Using such methods, deep sub-micron design challenges are managed under a fast prototyping methodology, which greatly shortens the design cycle. 展开更多
关键词 片上多处理器系统 物理设计方法 平面布置图 快速原型制作
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部