期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于片上时钟控制器的电路全速测试设计与实现
1
作者
谢雨蒙
姜赛男
+1 位作者
徐超
王展锋
《集成电路应用》
2024年第5期1-3,共3页
阐述芯片在55nm CMOS工艺下,基于片上时钟控制器,对电路的数字逻辑部分、嵌入式存储器部分分别进行全速测试的可测性设计。通过对芯片全速测试的可测性设计和验证,测试时间得到缩短。
关键词
集成电路
片上时钟控制
器
全速测试
测试覆盖率
下载PDF
职称材料
双核SoC芯片扫描链测试设计与实现
被引量:
2
2
作者
刘广东
石国帅
徐浩然
《计算机测量与控制》
2017年第4期15-17,33,共4页
针对芯片生产过程中可能引入短路和断路等制造缺陷的问题,实现了基于扫描链测试的双核SoC芯片可测性设计电路;根据双核SoC中DSP硬核、CPU软核特点采用不同的扫描链设计方案:利用DSP硬核中已有扫描链结构,将DSP测试端口复用到芯片顶层端...
针对芯片生产过程中可能引入短路和断路等制造缺陷的问题,实现了基于扫描链测试的双核SoC芯片可测性设计电路;根据双核SoC中DSP硬核、CPU软核特点采用不同的扫描链设计方案:利用DSP硬核中已有扫描链结构,将DSP测试端口复用到芯片顶层端口,在CPU软核和其它硬件逻辑中插入新的扫描链电路;扫描链测试支持固定型故障测试和时延相关故障测试;针对时延故障测试,设计了片上时钟控制电路,利用PLL输出高速时钟脉冲进行实速测试;采用自动测试向量生成工具产生测试向量,结果表明,芯片固定型故障的测试覆盖率可以达到97.6%,时延故障测试覆盖率可以达到84.9%,满足芯片测试覆盖率要求。
展开更多
关键词
可测性设计
扫描链测试
双核
片上时钟控制
下载PDF
职称材料
一款用于多媒体处理的异构多核系统芯片的可测试性设计
被引量:
1
3
作者
刘辉聪
孟海波
+2 位作者
李华伟
邓家超
李晓维
《中国科学:信息科学》
CSCD
2014年第10期1239-1252,共14页
随着集成电路工艺的发展,系统芯片(SoC)集成已成为超大规模集成电路的主流设计方法.SoC设计具有强调自顶向下设计、突出设计重用性、重视低功耗的特点,给集成电路的可测试性设计带来了严峻的挑战.本文针对一款用于多媒体处理的异构多核...
随着集成电路工艺的发展,系统芯片(SoC)集成已成为超大规模集成电路的主流设计方法.SoC设计具有强调自顶向下设计、突出设计重用性、重视低功耗的特点,给集成电路的可测试性设计带来了严峻的挑战.本文针对一款用于多媒体处理的异构多核系统芯片DPU-m,提出了一套完整的可测试性设计方案,支持3种工作模式:功能模式、存储器内建自测试模式以及扫描测试模式,并进行了设计实现和评估.针对逻辑电路的可测试性设计,采用自顶向下的模块化设计思想,提出并实现了一种分布式与多路选择器相结合的测试访问机制,实验结果表明,DPU-m逻辑电路单固定型故障的测试覆盖率为98.58%,满足设计方要求;针对实速时延测试的需求,设计并实现了基于片上时钟生成器的时钟控制单元,可在片上支持不同时钟域、6种时钟频率的实速时延测试;针对存储器电路的自测试,设计并实现了串并行结合的存储器内建自测试结构,在最大测试功耗的约束下有效地减少了测试时间;进一步设计了顶层测试结果输出电路,满足了设计方要求的诊断分辨率,若以100 MHz的频率进行测试,测试时间为14 ms.
展开更多
关键词
可测试性设计
测试访问机制
测试调度
片上时钟控制
单元
存储器内建自测试
原文传递
题名
基于片上时钟控制器的电路全速测试设计与实现
1
作者
谢雨蒙
姜赛男
徐超
王展锋
机构
中国电子科技集团公司第五十八研究所
出处
《集成电路应用》
2024年第5期1-3,共3页
文摘
阐述芯片在55nm CMOS工艺下,基于片上时钟控制器,对电路的数字逻辑部分、嵌入式存储器部分分别进行全速测试的可测性设计。通过对芯片全速测试的可测性设计和验证,测试时间得到缩短。
关键词
集成电路
片上时钟控制
器
全速测试
测试覆盖率
Keywords
integrated circuits
OCC controller
at-speed test
test coverage
分类号
TN407 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
双核SoC芯片扫描链测试设计与实现
被引量:
2
2
作者
刘广东
石国帅
徐浩然
机构
北京计算机技术及应用研究所
出处
《计算机测量与控制》
2017年第4期15-17,33,共4页
文摘
针对芯片生产过程中可能引入短路和断路等制造缺陷的问题,实现了基于扫描链测试的双核SoC芯片可测性设计电路;根据双核SoC中DSP硬核、CPU软核特点采用不同的扫描链设计方案:利用DSP硬核中已有扫描链结构,将DSP测试端口复用到芯片顶层端口,在CPU软核和其它硬件逻辑中插入新的扫描链电路;扫描链测试支持固定型故障测试和时延相关故障测试;针对时延故障测试,设计了片上时钟控制电路,利用PLL输出高速时钟脉冲进行实速测试;采用自动测试向量生成工具产生测试向量,结果表明,芯片固定型故障的测试覆盖率可以达到97.6%,时延故障测试覆盖率可以达到84.9%,满足芯片测试覆盖率要求。
关键词
可测性设计
扫描链测试
双核
片上时钟控制
Keywords
design for testability
scan based test, dual-core
on chip clock
分类号
TN407 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
一款用于多媒体处理的异构多核系统芯片的可测试性设计
被引量:
1
3
作者
刘辉聪
孟海波
李华伟
邓家超
李晓维
机构
计算机体系结构国家重点实验室中国科学院计算技术研究所
中国科学院大学计算机与控制学院
出处
《中国科学:信息科学》
CSCD
2014年第10期1239-1252,共14页
基金
国家自然科学基金(批准号:61176040
61204047)
国家重点基础研究发展计划(973)(批准号:2011CB302501)资助项目
文摘
随着集成电路工艺的发展,系统芯片(SoC)集成已成为超大规模集成电路的主流设计方法.SoC设计具有强调自顶向下设计、突出设计重用性、重视低功耗的特点,给集成电路的可测试性设计带来了严峻的挑战.本文针对一款用于多媒体处理的异构多核系统芯片DPU-m,提出了一套完整的可测试性设计方案,支持3种工作模式:功能模式、存储器内建自测试模式以及扫描测试模式,并进行了设计实现和评估.针对逻辑电路的可测试性设计,采用自顶向下的模块化设计思想,提出并实现了一种分布式与多路选择器相结合的测试访问机制,实验结果表明,DPU-m逻辑电路单固定型故障的测试覆盖率为98.58%,满足设计方要求;针对实速时延测试的需求,设计并实现了基于片上时钟生成器的时钟控制单元,可在片上支持不同时钟域、6种时钟频率的实速时延测试;针对存储器电路的自测试,设计并实现了串并行结合的存储器内建自测试结构,在最大测试功耗的约束下有效地减少了测试时间;进一步设计了顶层测试结果输出电路,满足了设计方要求的诊断分辨率,若以100 MHz的频率进行测试,测试时间为14 ms.
关键词
可测试性设计
测试访问机制
测试调度
片上时钟控制
单元
存储器内建自测试
Keywords
design tor testability, test access mechanism, test scheduling, on-chip clock controller, memory builtin self-test
分类号
TN402 [电子电信—微电子学与固体电子学]
原文传递
题名
作者
出处
发文年
被引量
操作
1
基于片上时钟控制器的电路全速测试设计与实现
谢雨蒙
姜赛男
徐超
王展锋
《集成电路应用》
2024
0
下载PDF
职称材料
2
双核SoC芯片扫描链测试设计与实现
刘广东
石国帅
徐浩然
《计算机测量与控制》
2017
2
下载PDF
职称材料
3
一款用于多媒体处理的异构多核系统芯片的可测试性设计
刘辉聪
孟海波
李华伟
邓家超
李晓维
《中国科学:信息科学》
CSCD
2014
1
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部