-
题名版图与原理图一致性检查(LVS)工具的原理简介
- 1
-
-
作者
李志梁
李桢荣
-
机构
北京华大九天软件有限公司
-
出处
《中国集成电路》
2017年第4期33-38,共6页
-
文摘
本文针对版图与原理图一致性检查的原理予以论述。对LVS功能进行了简单介绍,描述了网表提取功能的原理,网表比较功能的原理。基于Argus LVS工具给出了实例与演示。市场实践表明,LVS工具在版图设计过程中能够帮助版图工程师快速完成版图与原理图一致性检查,从而迅速定位版图的错误,加快设计的收敛。
-
关键词
版图与原理图一致性检查
网表提取
网表比较
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-
-
题名用Calibre工具对FFT芯片进行物理验证
被引量:1
- 2
-
-
作者
王仁平
于映
-
机构
福州大学物理与信息学院
-
出处
《电子科技》
2008年第3期16-20,共5页
-
基金
福建省科技厅集成电路(IC)技术平台建设资助项目(2003Q013)
新型射频MEMS开关及其功能电路的集成技术研究资助项目(2005H029)
-
文摘
FFT芯片在Astro工具中版图设计一旦完成,必须进行设计规则检查以确保版图设计的正确性。违反规则的版图设计将成为电路生产的隐患,因此,必须在sign-off之前检查出并改正。介绍了如何使用Mentor公司Calibre工具对Astro工具导出FFT芯片的GDSⅡ文件进行设计规则检查、天线规则检查、电学规则检查和版图与电路图一致性检查,并对检查中出现的问题提出相应的解决办法。
-
关键词
Calibre
物理验证
设计规则检查
版图与原理图一致性检查
-
Keywords
Calibre
physical verification
design rule check
layout versus schematic
-
分类号
TN402
[电子电信—微电子学与固体电子学]
-