期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于环形游标时间数字转换器的编码转换电路
1
作者
费宏欣
刘海涛
+2 位作者
吴旭鹏
任静
方玉明
《固体电子学研究与进展》
CAS
2024年第3期234-238,共5页
基于应用在锁相环的环形游标时间数字转换器(Vernier ring time-to-digital converter,VRTDC),提出了一种温度计码编码转换电路,解决了VRTDC电路在小量程计数时输出电路无法输出准确的码值,导致时间间隔错误的输出量化问题。采用Cadence...
基于应用在锁相环的环形游标时间数字转换器(Vernier ring time-to-digital converter,VRTDC),提出了一种温度计码编码转换电路,解决了VRTDC电路在小量程计数时输出电路无法输出准确的码值,导致时间间隔错误的输出量化问题。采用Cadence Spectre仿真工具在标准180 nm CMOS混合信号工艺下对编码转换电路进行验证,验证结论表明该VRTDC可输出正确的编码值,有效分辨率可达10 ps、动态范围可达560 ns,且在测量范围内具有很好的线性度。
展开更多
关键词
编码转换电路
时间数字转换器
环形游标
下载PDF
职称材料
一种应用于全数字锁相环的时间数字转换器设计
被引量:
1
2
作者
高源培
李巍
《复旦学报(自然科学版)》
CAS
CSCD
北大核心
2015年第2期168-174,183,共8页
设计了一个应用于全数字锁相环的时间数字转换器(TDC).该时间数字转换器具有两种工作模式——粗量化和细量化.为了提高细量化模式的测量范围,TDC采用1-bit decision-select结构和游标门控环形振荡器(Vernier GRO)构成其两级量化单元.通...
设计了一个应用于全数字锁相环的时间数字转换器(TDC).该时间数字转换器具有两种工作模式——粗量化和细量化.为了提高细量化模式的测量范围,TDC采用1-bit decision-select结构和游标门控环形振荡器(Vernier GRO)构成其两级量化单元.通过在Vernier GRO中使用一种新型结构的比较器,消除了用SR触发器做比较器时对测量范围的制约,也提高了GRO设计的灵活性.在TSMC 0.13μm工艺,1.2 V电源电压和40MHz采样速率下,仿真结果表明本设计的TDC在粗量化模式下具有不小于25ns的测量范围,在细量化模式下有效分辨率和测量范围分别为30ps,1.8ns.
展开更多
关键词
时间数字转换器
游标
门控
环形
振荡器
全数字锁相环
原文传递
题名
基于环形游标时间数字转换器的编码转换电路
1
作者
费宏欣
刘海涛
吴旭鹏
任静
方玉明
机构
南京邮电大学集成电路科学与工程学院
南京筠芯科技有限公司
出处
《固体电子学研究与进展》
CAS
2024年第3期234-238,共5页
基金
江苏省研究生科研与实践创新计划项目(SJCX21_0273)
国家自然科学基金青年基金项目(11904177,61704090)
南京邮电大学射频集成与微组装技术国家地方联合工程实验室开放课题(KFJJ20210205)。
文摘
基于应用在锁相环的环形游标时间数字转换器(Vernier ring time-to-digital converter,VRTDC),提出了一种温度计码编码转换电路,解决了VRTDC电路在小量程计数时输出电路无法输出准确的码值,导致时间间隔错误的输出量化问题。采用Cadence Spectre仿真工具在标准180 nm CMOS混合信号工艺下对编码转换电路进行验证,验证结论表明该VRTDC可输出正确的编码值,有效分辨率可达10 ps、动态范围可达560 ns,且在测量范围内具有很好的线性度。
关键词
编码转换电路
时间数字转换器
环形游标
Keywords
encoding conversion circuit
time⁃to⁃digital converter
vernier ring
分类号
TN792 [电子电信—电路与系统]
下载PDF
职称材料
题名
一种应用于全数字锁相环的时间数字转换器设计
被引量:
1
2
作者
高源培
李巍
机构
复旦大学专用集成电路与系统国家重点实验室
出处
《复旦学报(自然科学版)》
CAS
CSCD
北大核心
2015年第2期168-174,183,共8页
基金
国家自然科学基金资助项目(61176029)
国家十二五预研课题资助项目(513***)
文摘
设计了一个应用于全数字锁相环的时间数字转换器(TDC).该时间数字转换器具有两种工作模式——粗量化和细量化.为了提高细量化模式的测量范围,TDC采用1-bit decision-select结构和游标门控环形振荡器(Vernier GRO)构成其两级量化单元.通过在Vernier GRO中使用一种新型结构的比较器,消除了用SR触发器做比较器时对测量范围的制约,也提高了GRO设计的灵活性.在TSMC 0.13μm工艺,1.2 V电源电压和40MHz采样速率下,仿真结果表明本设计的TDC在粗量化模式下具有不小于25ns的测量范围,在细量化模式下有效分辨率和测量范围分别为30ps,1.8ns.
关键词
时间数字转换器
游标
门控
环形
振荡器
全数字锁相环
Keywords
time-to-digital converter
vernier gated-ring-oscillator
all-digital phase-locked loop
分类号
TN772 [电子电信—电路与系统]
原文传递
题名
作者
出处
发文年
被引量
操作
1
基于环形游标时间数字转换器的编码转换电路
费宏欣
刘海涛
吴旭鹏
任静
方玉明
《固体电子学研究与进展》
CAS
2024
0
下载PDF
职称材料
2
一种应用于全数字锁相环的时间数字转换器设计
高源培
李巍
《复旦学报(自然科学版)》
CAS
CSCD
北大核心
2015
1
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部