期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于环形游标时间数字转换器的编码转换电路
1
作者 费宏欣 刘海涛 +2 位作者 吴旭鹏 任静 方玉明 《固体电子学研究与进展》 CAS 2024年第3期234-238,共5页
基于应用在锁相环的环形游标时间数字转换器(Vernier ring time-to-digital converter,VRTDC),提出了一种温度计码编码转换电路,解决了VRTDC电路在小量程计数时输出电路无法输出准确的码值,导致时间间隔错误的输出量化问题。采用Cadence... 基于应用在锁相环的环形游标时间数字转换器(Vernier ring time-to-digital converter,VRTDC),提出了一种温度计码编码转换电路,解决了VRTDC电路在小量程计数时输出电路无法输出准确的码值,导致时间间隔错误的输出量化问题。采用Cadence Spectre仿真工具在标准180 nm CMOS混合信号工艺下对编码转换电路进行验证,验证结论表明该VRTDC可输出正确的编码值,有效分辨率可达10 ps、动态范围可达560 ns,且在测量范围内具有很好的线性度。 展开更多
关键词 编码转换电路 时间数字转换器 环形游标
下载PDF
一种应用于全数字锁相环的时间数字转换器设计 被引量:1
2
作者 高源培 李巍 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2015年第2期168-174,183,共8页
设计了一个应用于全数字锁相环的时间数字转换器(TDC).该时间数字转换器具有两种工作模式——粗量化和细量化.为了提高细量化模式的测量范围,TDC采用1-bit decision-select结构和游标门控环形振荡器(Vernier GRO)构成其两级量化单元.通... 设计了一个应用于全数字锁相环的时间数字转换器(TDC).该时间数字转换器具有两种工作模式——粗量化和细量化.为了提高细量化模式的测量范围,TDC采用1-bit decision-select结构和游标门控环形振荡器(Vernier GRO)构成其两级量化单元.通过在Vernier GRO中使用一种新型结构的比较器,消除了用SR触发器做比较器时对测量范围的制约,也提高了GRO设计的灵活性.在TSMC 0.13μm工艺,1.2 V电源电压和40MHz采样速率下,仿真结果表明本设计的TDC在粗量化模式下具有不小于25ns的测量范围,在细量化模式下有效分辨率和测量范围分别为30ps,1.8ns. 展开更多
关键词 时间数字转换器 游标门控环形振荡器 全数字锁相环
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部