期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
采用1.75 Gbps串行发送器的低功耗14位125 MSPS ADC 被引量:6
1
作者 陈珍海 于宗光 +2 位作者 魏敬和 苏小波 万书芹 《电子测量与仪器学报》 CSCD 北大核心 2017年第1期132-138,共7页
提供了一种适宜于多通道集成的低功耗、小面积14位125 MSPS流水线模数转换器(ADC)。该ADC基于开关电容流水线ADC结构,采用无前端采样保持放大器、4.5位第一级子级电路、电容逐级缩减和电流模串行输出技术设计并实现。各级流水线子级电... 提供了一种适宜于多通道集成的低功耗、小面积14位125 MSPS流水线模数转换器(ADC)。该ADC基于开关电容流水线ADC结构,采用无前端采样保持放大器、4.5位第一级子级电路、电容逐级缩减和电流模串行输出技术设计并实现。各级流水线子级电路中所用运算放大器使用改进的"米勒"补偿技术,在不增加电流的条件下实现了更大带宽,进一步降低了静态功耗;采用1.75 Gbps串行数据发送器,数据输出接口减少到2个。该ADC电路采用0.18μm 1P5M 1.8 V CMOS工艺实现,测试结果表明,该ADC电路在全速采样条件下对于10.1 MHz的输入信号得到的SNR为72.5 d BFS,SFDR为83.1 d B,功耗为241 m W,面积为1.3 mm×4 mm。 展开更多
关键词 流水线数转换器 运算放大器 电流模发送器 低功耗
下载PDF
一种用于14位250MS/sADC的3.5Gb/s发送器
2
作者 周德金 陈珍海 +2 位作者 张惠国 于宗光 魏敬和 《微电子学》 CSCD 北大核心 2017年第6期752-755,共4页
提出了一种用于14位250MS/s ADC的数据发送器。该发送器输出采用电流模驱动方式,最高数据传输速率达3.5Gb/s,数据输出仅需要2个数据端口。电路采用180nm 1.8V1P5M CMOS工艺实现。测试结果表明,该发送器在3.5Gb/s速率下的输出信号摆幅为8... 提出了一种用于14位250MS/s ADC的数据发送器。该发送器输出采用电流模驱动方式,最高数据传输速率达3.5Gb/s,数据输出仅需要2个数据端口。电路采用180nm 1.8V1P5M CMOS工艺实现。测试结果表明,该发送器在3.5Gb/s速率下的输出信号摆幅为800mV,抖动峰峰值为100ps,功耗为32mW。采用该3.5Gb/s数据发送器的ADC在250 MHz采样率下得到的信噪比为71.1dBFS,无杂散动态范围为77.6dB。 展开更多
关键词 流水线数转换器 高速串行接口 电流模发送器
下载PDF
双通道可重构14 bit 125 MS/s流水线ADC 被引量:2
3
作者 张惠国 陈珍海 +3 位作者 孙伟锋 周德金 于宗光 魏敬和 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2017年第4期649-654,共6页
提出了一种双通道可重构14 bit 125 MS/s流水线模数转换器(ADC).该双通道14 bit ADC可工作在并行双通道14 bit 125 MS/s、时间交织14 bit 250 MS/s以及求和15 bit 125 MS/s三种模式.为抑制通道间失配误差的影响,提出一种数模混合前台校... 提出了一种双通道可重构14 bit 125 MS/s流水线模数转换器(ADC).该双通道14 bit ADC可工作在并行双通道14 bit 125 MS/s、时间交织14 bit 250 MS/s以及求和15 bit 125 MS/s三种模式.为抑制通道间失配误差的影响,提出一种数模混合前台校准技术.为减少ADC输出端口数目,数据输出由高速串行数据发送器驱动,并且其工作模式有1.75,2,3.5 Gbit/s三种.该ADC电路采用0.18μm 1P5M 1.8 V CMOS工艺实现,测试结果表明,对于相同的10.1 MHz的输入信号,该ADC电路在14 bit 125 MS/s模式下的SNR和SFDR分别为72.5 dBFS和83.1dB,在14 bit 250 MS/s模式下的SNR和SFDR分别为71.3 dBFS和77.6 dB,在15 bit 125 MS/s模式下的SNR和SFDR分别为75.3 dBFS和87.4 dB.芯片总体功耗为461 mW,单通道ADC内核功耗为210 mW,面积为1.3×4 mm^2. 展开更多
关键词 流水线数转换器 可重构 时间交织 电流模发送器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部