期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种用于时延积分CMOS图像传感器的10 bit全差分双斜坡模数转换器
被引量:
2
1
作者
张鹤玖
余宁梅
+1 位作者
吕楠
刘尕
《电子与信息学报》
EI
CSCD
北大核心
2019年第6期1466-1471,共6页
为了满足时间延时积分(TDI)CMOS图像传感器转换全差分信号的需要,同时符合列并行电路列宽的限制,该文提出并实现了一种10 bit全差分双斜坡模数转换器(ADC)。在列并行单斜坡ADC的基础上,采用2个电容的上极板对差分输入进行采样,电容下极...
为了满足时间延时积分(TDI)CMOS图像传感器转换全差分信号的需要,同时符合列并行电路列宽的限制,该文提出并实现了一种10 bit全差分双斜坡模数转换器(ADC)。在列并行单斜坡ADC的基础上,采用2个电容的上极板对差分输入进行采样,电容下极板接2个斜坡输出完成量化。基于电流舵结构的斜坡发生器同时产生上升和下降斜坡,2个斜坡的台阶电压大小相等。该电路使用SMIC 0.18μm CMOS工艺设计实现,ADC以19.49 k S/s的采样频率对1.32 kHz的输入进行采样,仿真得到无杂散动态范围和有效位数分别为87.92 dB和9.84 bit。测试显示该ADC的微分非线性误差和积分非线性误差分别为–0.7/+0.6 LSB和–2.6/+2.1 LSB。
展开更多
关键词
列并行模数转换器
全差分输入
电流舵斜坡发生器
比较器
下载PDF
职称材料
题名
一种用于时延积分CMOS图像传感器的10 bit全差分双斜坡模数转换器
被引量:
2
1
作者
张鹤玖
余宁梅
吕楠
刘尕
机构
西安理工大学自动化与信息工程学院
西安理工大学信息技术与装备工程学院
出处
《电子与信息学报》
EI
CSCD
北大核心
2019年第6期1466-1471,共6页
基金
国家自然科学基金(61771388,61801378)
西安市科技计划项目(201805037YD15CG21(11))~~
文摘
为了满足时间延时积分(TDI)CMOS图像传感器转换全差分信号的需要,同时符合列并行电路列宽的限制,该文提出并实现了一种10 bit全差分双斜坡模数转换器(ADC)。在列并行单斜坡ADC的基础上,采用2个电容的上极板对差分输入进行采样,电容下极板接2个斜坡输出完成量化。基于电流舵结构的斜坡发生器同时产生上升和下降斜坡,2个斜坡的台阶电压大小相等。该电路使用SMIC 0.18μm CMOS工艺设计实现,ADC以19.49 k S/s的采样频率对1.32 kHz的输入进行采样,仿真得到无杂散动态范围和有效位数分别为87.92 dB和9.84 bit。测试显示该ADC的微分非线性误差和积分非线性误差分别为–0.7/+0.6 LSB和–2.6/+2.1 LSB。
关键词
列并行模数转换器
全差分输入
电流舵斜坡发生器
比较器
Keywords
Column-parallel Analog-to-Digital Converter (ADC)
Differential input
Current-steering ramp generator
Comparator
分类号
TP335.1 [自动化与计算机技术—计算机系统结构]
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种用于时延积分CMOS图像传感器的10 bit全差分双斜坡模数转换器
张鹤玖
余宁梅
吕楠
刘尕
《电子与信息学报》
EI
CSCD
北大核心
2019
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部