期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
德州仪器提供免费SPICE电路仿真程序
1
《汽车制造业》 2005年第9期8-8,共1页
2005年6月8日,德州仪器(TI)面向模拟电子电路设计、仿真与分析推出了一款功能强大、易于使用的电路仿真程序——TINA-TI^TM。该程序可通过TI网站免费下载。
关键词 电路仿真程序 德州仪器 SPICE 电子电路设计 2005年 免费下载 TI
下载PDF
电子电路PSPICE程序仿真分析 被引量:2
2
作者 范勤儒 江智军 《南昌大学学报(工科版)》 CAS 2002年第3期35-38,共4页
电子设计的自动化技术(EDA)改变了以定量估算和电路实验为基础的传统分析和设计方法,是现代电子电路分析和设计的重要辅助工具.而电子电路仿真是电子设计的自动化技术(EDA)的一个重要组成部分.PSPICE是当今世界上著名的电路仿真标准工... 电子设计的自动化技术(EDA)改变了以定量估算和电路实验为基础的传统分析和设计方法,是现代电子电路分析和设计的重要辅助工具.而电子电路仿真是电子设计的自动化技术(EDA)的一个重要组成部分.PSPICE是当今世界上著名的电路仿真标准工具之一.本文用MicroSim公司出版的基于Windows平台的PSPICE仿真电子电路的电性能,估算元器件变化对电路造成的影响,分析一些较难测量的电路特性,并对PSPICE仿真分析的合理性作进一步的理论论证.为优化设计电子电路、缩短研制周期、降低研制费用提供依据. 展开更多
关键词 PSPICE 电子电路 仿真分析 电路仿真程序 电子设计自动化 电性能
下载PDF
常微分方程的PSpice宏模型 被引量:9
3
作者 宁元中 《四川大学学报(工程科学版)》 EI CAS CSCD 2002年第6期90-94,共5页
提出了运用PSpice内置受控源建立常微分方程宏模型的一般方法。首先利用线性受控源和线性电容构成高阶线性受控源 ,以获得表示常微分方程中输入变量、输出变量以及它们的各阶导数项的模拟电量波形 ,然后利用控制量与被控制量的非线性关... 提出了运用PSpice内置受控源建立常微分方程宏模型的一般方法。首先利用线性受控源和线性电容构成高阶线性受控源 ,以获得表示常微分方程中输入变量、输出变量以及它们的各阶导数项的模拟电量波形 ,然后利用控制量与被控制量的非线性关系和电路的拓扑约束 ,将表示常微分方程中各变量及独立变量的电量波形之间的代数运算关系表示为PSpice接受的电路模型。给出了利用PSpice对来源于非电类学科的各类常微分方程仿真的实例 ,结果表明利用常微分方程的PSpice宏模型作为行为级描述 ,在进行电路级占优的行为级与电路 (器件 )级混合仿真时是一种简单易行而又十分可靠的方法。 展开更多
关键词 常微分方程 宏模型 PSPICE 混合方法 电路仿真程序 受控源 电路分析
下载PDF
网络虚拟电子实验室的设计与实现
4
作者 陈安 《实验科学与技术》 2007年第6期45-47,134,共4页
文章以网络虚拟电子实验室的构建为例,讨论了虚拟实验室的建模方法、网络架构以及虚拟实验设计方法等关键技术;提出了构建网络电子实验室的技术方案,对网络虚拟实验室的创建有一定的指导意义。
关键词 虚拟实验室 虚拟控件 SPICE电路仿真程序
下载PDF
Design of 512-bit logic process-based single poly EEPROM IP
5
作者 金丽妍 JANG Ji-Hye +2 位作者 余忆宁 HA Pan-Bong KIM Young-Hee 《Journal of Central South University》 SCIE EI CAS 2011年第6期2036-2044,共9页
A single poly EEPROM cell circuit sharing the deep N-well of a cell array was designed using the logic process. The proposed cell is written by the FN tunneling scheme and the cell size is 41.26 μm2, about 37% smalle... A single poly EEPROM cell circuit sharing the deep N-well of a cell array was designed using the logic process. The proposed cell is written by the FN tunneling scheme and the cell size is 41.26 μm2, about 37% smaller than the conventional cell. Also, a small-area and low-power 512-bit EEPROM IP was designed using the proposed cells which was used for a 900 MHz passive UHF RFID tag chip. To secure the operation of the cell proposed with 3.3 V devices and the reliability of the used devices, an EEPROM core circuit and a DC-DC converter were proposed. Simulation results for the designed EEPROM IP based on the 0.18μm logic process show that the power consumptions in read mode, program mode and erase mode are 11.82, 25.15, and 24.08 ~tW, respectively, and the EEPROM size is 0.12 mm2. 展开更多
关键词 single poly EEPROM cell Fowler-Nordheim tunneling logic process radio frequency identification small area
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部