期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
《集成电路版图设计》课程高职教育改革研究
1
作者 李亮 《中国集成电路》 2024年第8期24-28,51,共6页
本文的主要目的为分析《集成电路版图设计》课程高职教育改革的研究方式。通过分析高职集成电路版图设计课程中理念教学的改革方式,以及分析开展“1+X集成电路设计与验证”考证情况,包括分析开展高职技能大赛“集成电路开发应用”进一... 本文的主要目的为分析《集成电路版图设计》课程高职教育改革的研究方式。通过分析高职集成电路版图设计课程中理念教学的改革方式,以及分析开展“1+X集成电路设计与验证”考证情况,包括分析开展高职技能大赛“集成电路开发应用”进一步提高研究质量,确保教学改革质量得到改善的状况。由此本文得出结论,当前做好《集成电路版图设计》课程高职教育改革研究能满足教学发展的需求,提高学生的学习质量。 展开更多
关键词 《集成电路版图设计 课程 高职教育改革
下载PDF
OBE理念下的《集成电路版图设计》课程教学设计探析
2
作者 郭喆 《中文科技期刊数据库(全文版)教育科学》 2024年第8期0068-0071,共4页
本文探讨了OBE理念在《集成电路版图设计》课程教学设计中的应用。针对当前课程存在的学生积极性不足、教学难度大、理论与实践脱节等问题,提出了明确成果导向、优化教学内容、创新教学方法和完善评价体系等策略。这些策略旨在提高学生... 本文探讨了OBE理念在《集成电路版图设计》课程教学设计中的应用。针对当前课程存在的学生积极性不足、教学难度大、理论与实践脱节等问题,提出了明确成果导向、优化教学内容、创新教学方法和完善评价体系等策略。这些策略旨在提高学生的学习效果和实践能力,促进课程的整体优化与教学质量提升,培养符合行业需求的高素质集成电路版图设计人才。 展开更多
关键词 OBE理念 集成电路版图设计 教学设计 成果导向
下载PDF
引入CDIO模式的《集成电路版图设计》课程开发实践 被引量:1
3
作者 孙丽莉 《职业教育研究》 2012年第4期90-91,共2页
伴随着高等职业院校的教育改革,将CDIO的教育模式引入到《集成电路版图设计》教学开发中。鉴于CDIO教育理念的先进性、教学层面的系统性及其广泛的适应性,对《集成电路版图设计》课程进行了重新设计。本文从引入CDIO教育模式的必要性与... 伴随着高等职业院校的教育改革,将CDIO的教育模式引入到《集成电路版图设计》教学开发中。鉴于CDIO教育理念的先进性、教学层面的系统性及其广泛的适应性,对《集成电路版图设计》课程进行了重新设计。本文从引入CDIO教育模式的必要性与必然性的分析到课程评估的结论,阐述了该课程设计开发的整个过程。 展开更多
关键词 CDIO 高职教育 集成电路版图设计 课程开发
下载PDF
集成电路版图设计课程教改的几点想法 被引量:1
4
作者 王燕 李淑萍 《科技视界》 2021年第24期134-135,共2页
集成电路版图设计课程在培养应用型集成电路人才的过程中起着至关重要的作用。对于微电子专业的学生能否进入版图设计行业,也需要学好这门课程。如何教好这门课,是微电子专业教师值得探索的课题。本论文就如何提高该课程的教学提出几点... 集成电路版图设计课程在培养应用型集成电路人才的过程中起着至关重要的作用。对于微电子专业的学生能否进入版图设计行业,也需要学好这门课程。如何教好这门课,是微电子专业教师值得探索的课题。本论文就如何提高该课程的教学提出几点想法,可采用多种教学法如CDIO教学法、项目教学法,引入企业进行教学,采用全方面考评方式。通过以上方法的实践让学生版图设计能力兴趣以及专业素养得以提高。 展开更多
关键词 集成电路版图设计 CDIO 项目驱动法
下载PDF
集成电路版图设计的技巧 被引量:3
5
作者 吴冬燕 《福建电脑》 2009年第4期186-187,共2页
集成电路版图设计是把设计思想转化为设计图纸的过程,包括数字电路和模拟电路设计。本文针对数字电路,论述了版图设计过程,验证方法,以及如何通过合理的布局规划,设计出高性能、低功耗、低成本、能实际可靠工作的芯片版图。
关键词 集成电路 版图设计软件 数字电路版图设计
下载PDF
高职集成电路版图设计课程的教学改革的探析 被引量:4
6
作者 王津飞 居水荣 刘锡锋 《内燃机与配件》 2018年第17期236-237,共2页
《集成电路版图设计》是高职院校微电子专业一门重要的专业课程,针对目前课程体系中存在的理论课程深奥难懂,实训课程流于简单的机械操作,理论不能有效地联系实践的教学现状,江苏信息职业技术学院进行大胆的课程改革和探索。本文主要介... 《集成电路版图设计》是高职院校微电子专业一门重要的专业课程,针对目前课程体系中存在的理论课程深奥难懂,实训课程流于简单的机械操作,理论不能有效地联系实践的教学现状,江苏信息职业技术学院进行大胆的课程改革和探索。本文主要介绍通过调整课程教学顺序,以"形象带动抽象";基于工作室模式下项目化教学的方式,激发学生兴趣,提高教学效果。 展开更多
关键词 高职院校 集成电路版图设计 项目化教学
下载PDF
一种基于厚膜工艺的电路版图设计 被引量:1
7
作者 蒲亚芳 《现代电子技术》 2014年第4期118-120,共3页
在电子线路版图设计中,通常采用印刷线路板技术。如果结合厚膜工艺技术,可以实现元器件数目繁多,电路连接复杂,且安装空间狭小的电路版图设计。通过对3种不同电路版图设计方案的理论分析,确定了惟一能满足要求的设计方案。基于外形尺寸... 在电子线路版图设计中,通常采用印刷线路板技术。如果结合厚膜工艺技术,可以实现元器件数目繁多,电路连接复杂,且安装空间狭小的电路版图设计。通过对3种不同电路版图设计方案的理论分析,确定了惟一能满足要求的设计方案。基于外形尺寸的要求,综合考虑电路的性能和元件的封装形式,通过合理的电路分割和布局设计,验证了设计方案的合理性和可实现性。体现了厚膜工艺技术在电路版图设计中强大的优越性,使一个按常规的方法无法实现的电路版图设计问题迎刃而解。 展开更多
关键词 电路版图设计 电路分割设计 厚膜混合集成电路 厚膜工艺
下载PDF
关于《集成电路版图设计》课程高职教育改革的探索
8
作者 王长莲 《进展》 2022年第4期195-196,共2页
《集成电路版图设计》这门课是高职院校集成电路技术专业的专业核心课程,为了提升高职学生在集成电路版图设计上的应用能力,如何在高职院校高质量、高效开展好这门课的教学方法值得进行长期探索与改革。本文主要介绍在高职院校中对《集... 《集成电路版图设计》这门课是高职院校集成电路技术专业的专业核心课程,为了提升高职学生在集成电路版图设计上的应用能力,如何在高职院校高质量、高效开展好这门课的教学方法值得进行长期探索与改革。本文主要介绍在高职院校中对《集成电路版图设计》这门课程主流的教学方法与改革意义,探索更适合高职学生学习的教学模式。 展开更多
关键词 专业核心课程 高职院校 集成电路技术 集成电路版图设计 高职教育改革 高职学生 教学方法 探索与改革
下载PDF
基于工作室模式的项目化版图设计课程教学的研究 被引量:7
9
作者 居水荣 《工业和信息化教育》 2015年第4期37-42,共6页
当前不少高职院校都开设了"集成电路版图设计"这一门课程。针对目前版图设计课程授课的现状,江苏信息职业技术学院集成电路设计工作室,实施了基于工作室模式的集成电路版图设计教学的研究与实践,有针对性地对采用企业项目的... 当前不少高职院校都开设了"集成电路版图设计"这一门课程。针对目前版图设计课程授课的现状,江苏信息职业技术学院集成电路设计工作室,实施了基于工作室模式的集成电路版图设计教学的研究与实践,有针对性地对采用企业项目的项目化版图设计教学改革进行了一些有益的探讨。本文重点阐述了教学环境的建立、企业项目的选择及项目化教学的运行,并介绍了项目化教学中所采用的最新版图设计技术。 展开更多
关键词 高职院校 工作室模式 集成电路版图设计 项目化教学
下载PDF
高速缓冲存储器的设计与实现 被引量:3
10
作者 魏素英 彭洪 林正浩 《现代电子技术》 2005年第18期86-88,共3页
随着芯片集成度的提高,在高速CPU与低速内存之间插入有缓冲作用的速度较快、容量较小的高速缓冲存储器,解决了两者速度的平衡和匹配问题,对微处理器整体性能有很大提高。本文从高速缓存的结构和基本理论出发,理论结合实际,介绍了32位高... 随着芯片集成度的提高,在高速CPU与低速内存之间插入有缓冲作用的速度较快、容量较小的高速缓冲存储器,解决了两者速度的平衡和匹配问题,对微处理器整体性能有很大提高。本文从高速缓存的结构和基本理论出发,理论结合实际,介绍了32位高性能、低功耗嵌入式微处理器中高速缓存的实现方法,从RTL设计到版图设计的各个部分进行了论述,并介绍了该模块全定制部分电路和版图的实现。 展开更多
关键词 32位嵌入式CPU 高速缓存 基本结构 全定制 电路版图设计
下载PDF
Optimal Stack Generation for CMOS Analog Modules with Parasitic and Mismatch Constraints
11
作者 曾璇 李明原 +2 位作者 赵文庆 唐璞山 周电 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2001年第1期1-10,共10页
The performances of analog circuits depend greatly on the layout parasitics and mismatches.Novel techniques are proposed for modeling the distributed parasitic capacitance,parasitic parameter mismatch due to process g... The performances of analog circuits depend greatly on the layout parasitics and mismatches.Novel techniques are proposed for modeling the distributed parasitic capacitance,parasitic parameter mismatch due to process gradient and the inner stack routing mismatch.Based on the proposed models,an optimal stack generation technique is developed to control the parasitics and mismatches,optimize the stack shape and ensure the generation of an Eulerian graph for a given CMOS analog module.An OPA circuit example is given to demonstrate that the circuit performances such as unit gain bandwidth and phase margin are enhanced by the proposed layout optimization method. 展开更多
关键词 analog constraints analog circuits layout stack generation
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部