期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
用Xilinx FPGA实现DDR SDRAM控制器
被引量:
10
1
作者
夏玉立
雷宏
黄瑶
《微计算机信息》
北大核心
2007年第26期209-211,共3页
DDR SDRAM使用双倍数据速率结构,它能获得比SDRAM更高的性能。DDR SDRAM需要特定的DDR控制器才能完成与DSP、FPGA之间的通信。由于Xilinx VirtexTM-4系列FPGA具备ChipSync源同步技术等优势,本设计采用它来实现DDR SDRAM控制器。该DDR SD...
DDR SDRAM使用双倍数据速率结构,它能获得比SDRAM更高的性能。DDR SDRAM需要特定的DDR控制器才能完成与DSP、FPGA之间的通信。由于Xilinx VirtexTM-4系列FPGA具备ChipSync源同步技术等优势,本设计采用它来实现DDR SDRAM控制器。该DDR SDRAM控制器采用直接时钟数据捕获技术,本文将重点阐述该技术。
展开更多
关键词
DDR
SDRAM控制器
FPGA
状态机
直接时钟数据捕获
下载PDF
职称材料
题名
用Xilinx FPGA实现DDR SDRAM控制器
被引量:
10
1
作者
夏玉立
雷宏
黄瑶
机构
中国科学院研究生院
中国科学院电子学研究所
出处
《微计算机信息》
北大核心
2007年第26期209-211,共3页
文摘
DDR SDRAM使用双倍数据速率结构,它能获得比SDRAM更高的性能。DDR SDRAM需要特定的DDR控制器才能完成与DSP、FPGA之间的通信。由于Xilinx VirtexTM-4系列FPGA具备ChipSync源同步技术等优势,本设计采用它来实现DDR SDRAM控制器。该DDR SDRAM控制器采用直接时钟数据捕获技术,本文将重点阐述该技术。
关键词
DDR
SDRAM控制器
FPGA
状态机
直接时钟数据捕获
Keywords
DDR SDRAM controller
FPGA
state machine
data capture using direct clocking technique
分类号
TM571.6 [电气工程—电器]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
用Xilinx FPGA实现DDR SDRAM控制器
夏玉立
雷宏
黄瑶
《微计算机信息》
北大核心
2007
10
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部