期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于FPGA波形存储法合成大宽带DDS信号源设计与实现 被引量:2
1
作者 沙芬芬 张祥坤 《测试技术学报》 2013年第4期340-348,共9页
本文研究利用直接数字波形合成法(DDWS)进行直接数字合成(DDS)的设计原理,提出高速率、大带宽下用DDWS产生宽带雷达线性调频信号(LFM)的设计方法,给出系统硬件框图和软件设计模块.设计采用单片高速FPGA作为控制核心,双路单通道DAC芯片... 本文研究利用直接数字波形合成法(DDWS)进行直接数字合成(DDS)的设计原理,提出高速率、大带宽下用DDWS产生宽带雷达线性调频信号(LFM)的设计方法,给出系统硬件框图和软件设计模块.设计采用单片高速FPGA作为控制核心,双路单通道DAC芯片进行数模转换,利用ISE软件进行硬件程序设计.设计的信号源可产生时钟频率400 MHz、时宽16μs以内、带宽320 MHz以下的任意LFM.本文对基带信号的带内平坦度,脉冲压缩结果,调频斜率线性度,I/Q正交性等指标进行了分析.分析结果表明,杂散可以通过适当带宽的低通滤波器滤除,基带信号带内平坦度在0.452 dB之内,脉冲压缩最大旁瓣电平低于-12.8 dB.正交圆图、时频分析结果和理想情况相差不大.同时本设计在具体实践应用中获得良好的效果. 展开更多
关键词 直接数字波形存储 直接数字合成 线性调频信号 Matlab波形存储 高速FPGA
下载PDF
L波段双模式宽带数字Chirp设计 被引量:3
2
作者 江晓阳 张云华 《测试技术学报》 2012年第5期411-416,共6页
介绍了能同时实现直接频率合成(DDFS)及直接波形存储(DDWS)两种方式的宽带数字Chirp信号产生器的研制工作.数字Chirp采用了数模转换率达到1 Gsps的16位DAC,在8倍过采样率下,可输出基带最高频率达110 MHz.通过正交调制,带宽可达220 MHz.... 介绍了能同时实现直接频率合成(DDFS)及直接波形存储(DDWS)两种方式的宽带数字Chirp信号产生器的研制工作.数字Chirp采用了数模转换率达到1 Gsps的16位DAC,在8倍过采样率下,可输出基带最高频率达110 MHz.通过正交调制,带宽可达220 MHz.正交调制器的载频泄露小于-49 dBc,镜像频率抑制-41 dBc,在500~1 500 MHz频带内的最大杂散为-25 dBc.文中对比了直接频率合成与波形存储两种体制的性能及资源使用情况,并给出两种模式的测试和实验结果. 展开更多
关键词 高分辨率雷达 雷达信号 数字Chirp 直接频率合成 直接波形存储 正交调制
下载PDF
基于VXI总线的超宽带线性调频信号源的设计 被引量:4
3
作者 汪海波 陆必应 周智敏 《现代雷达》 CSCD 北大核心 2003年第3期44-46,56,共4页
主要介绍了 VXI总线 C尺寸超宽带线性调频信号源的设计方法。重点描述了利用现场可编程逻辑器件FPAG和 DSP设计 VXI总线接口电路 。
关键词 VXI总线 超宽带线性调频信号源 正交调制 数字波形存储直接 接口电路 雷达
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部