期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于TSCH模式的工业无线系统级芯片设计
1
作者 谢闯 杨志家 王剑 《计算机工程》 CAS CSCD 北大核心 2018年第6期288-293,299,共7页
当前商业无线芯片只能实现工业无线网络标准的通信功能,时隙调度和同步等功能必须依靠软件通过定时中断的方式实现,增加了开发难度,限制了WIA-PA等工业无线协议的推广和普及。针对该问题,设计一款支持TSCH模式物理层协议面向工业无线网... 当前商业无线芯片只能实现工业无线网络标准的通信功能,时隙调度和同步等功能必须依靠软件通过定时中断的方式实现,增加了开发难度,限制了WIA-PA等工业无线协议的推广和普及。针对该问题,设计一款支持TSCH模式物理层协议面向工业无线网络的系统级工业无线芯片WIASoC2400。该芯片以IEEE802.15.4e协议的TSCH模式为基础,基于ARM Cortex-M3内核,集成2.4 GHz WIA-PA无线通信模块,同时包含符合IEEE802.15.4-2006协议CCM~*模式安全规范的AES-128加/解密安全模块,可保证数据传输的安全性。仿真结果表明,WIASoC2400能够满足TSCH模式下通信的时隙同步精度和跳频要求,具有定时精确、处理速度快、实现简单等优点。 展开更多
关键词 工业无线网络 无线系统级芯片 时隙跳频 MAC硬件状态机 AES-CCM*安全模块
下载PDF
WIA-PA系统级芯片设计与原型系统搭建
2
作者 王庚善 杨志家 +1 位作者 王剑 谢闯 《中国仪器仪表》 2021年第2期58-62,共5页
本文设计了一款基于ARM Cotex-M3内核,集成具有自主设计的WIA-PA无线通信模块、AES-128硬件加解密模块以及其他通用模块的WIA-PA工业无线系统级芯片WIASoC2400。对芯片进行流片与测试,结果表明,该芯片支持WIA-PA工业无线网络,接收灵敏... 本文设计了一款基于ARM Cotex-M3内核,集成具有自主设计的WIA-PA无线通信模块、AES-128硬件加解密模块以及其他通用模块的WIA-PA工业无线系统级芯片WIASoC2400。对芯片进行流片与测试,结果表明,该芯片支持WIA-PA工业无线网络,接收灵敏度可达-100dBm,具有更高的同步精度和更低的协议栈实现难度。同时,搭建了基于该芯片的工业物联网原型系统,同步精度可达30μs,能够稳定高效地完成数据传输与执行器控制。 展开更多
关键词 WIA-PA协议 系统级芯片 硬件状态机 原型系统
下载PDF
SF^2HDL: A Computational Tool of State Transition Diagram Translation
3
作者 Tiago da Silva Almeida Alexandre César Rodrigues da Silva 《Journal of Mechanics Engineering and Automation》 2013年第2期78-86,共9页
The lack of standard to electronic circuits modeling made possible the development of many tools and modeling languages for electronic circuits. In this way, several tools to be used on different descriptions stage of... The lack of standard to electronic circuits modeling made possible the development of many tools and modeling languages for electronic circuits. In this way, several tools to be used on different descriptions stage of the designs are necessary. This paper presents a tool called SF^2HDL (Stateflow to Hardware Description Language or State Transition Table) that translates a finite state machine on state transition diagram representation, described by Stateflow tool, into an input file standard for TABELA program or into a file behavioral VHDL (Very High Speed Integrated Circuits Hardware Description Language) directly. The TABELA program was used to optimization this finite state machine. After that, the TAB2VHDL program was used to generate the VHDL code on register transfer level, what permits comparisons with results obtained by synthesis. The finite state machine must be described by Mealy model and the user can describe the machine on high level abstraction using all Simulink supports. The tool was very efficient on computational cost and it made translation of several cases, for the two VHDL description models. Every state machine translated was simulated and implemented on device EP2C20F484C7 using Quartus II environment. 展开更多
关键词 Finite state machine VHDL (very high speed integrated circuits hardware description language) synthesis HDB3 (highdensity bipolar 3) computational tool.
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部