期刊文献+
共找到32篇文章
< 1 2 >
每页显示 20 50 100
基于iverilog和GTKWave在硬件逻辑设计中的应用研究 被引量:1
1
作者 韩改宁 许青林 段群 《咸阳师范学院学报》 2009年第4期52-54,64,共4页
针对硬件逻辑设计中存在开发和方针困难等问题,提出了基于Linux系统下,利用iverilog和GTKwave开发工具实现硬件逻辑设计,并采用verilog硬件语言进行逻辑程序设计,利用iverilog提供命令行的编译模式和文本界面的输出及通过VCD格式文件在... 针对硬件逻辑设计中存在开发和方针困难等问题,提出了基于Linux系统下,利用iverilog和GTKwave开发工具实现硬件逻辑设计,并采用verilog硬件语言进行逻辑程序设计,利用iverilog提供命令行的编译模式和文本界面的输出及通过VCD格式文件在图形化的窗口中进行波形仿真。在硬件逻辑设计中,对于verilog HDL描述的逻辑功能模块和验证采用此方案,使用起来非常方便,直观,并通过实例进行了验证说明。 展开更多
关键词 VERILOG HDL VERILOG GTKwave 硬件逻辑
下载PDF
基于硬件逻辑的微处理器通用开发系统的设计 被引量:1
2
作者 汤旭慧 《现代电子技术》 2008年第2期68-70,73,共4页
提出通过硬件逻辑芯片和加载不同的硬件逻辑配置软件,实现控制不同种类微处理器的相关功能管脚能够灵活映射连接到同一外围接口应用电路上。从而达到在不改变开发系统其他任何硬件结构的情况下实现微处理器型号的快速更换,解决了现存的... 提出通过硬件逻辑芯片和加载不同的硬件逻辑配置软件,实现控制不同种类微处理器的相关功能管脚能够灵活映射连接到同一外围接口应用电路上。从而达到在不改变开发系统其他任何硬件结构的情况下实现微处理器型号的快速更换,解决了现存的对于不同微处理器需要设计不同开发实验系统的问题。 展开更多
关键词 微处理器 硬件逻辑 开发系统 管脚映射
下载PDF
自动指纹识别系统的硬件逻辑实现
3
作者 江杰 赵建利 《自动化与仪器仪表》 2008年第3期4-6,27,共4页
介绍基于NIOSⅡ嵌入式处理器的自动指纹识别系统的实现方法;具体说明自动指纹识别系统的基本原理、硬件结构设计、用户自定制指令和SOPC系统设计;详细说明如何在SOPC开发工具中完成系统的硬件开发和在NIOSⅡIDE集成开发环境中完成系统... 介绍基于NIOSⅡ嵌入式处理器的自动指纹识别系统的实现方法;具体说明自动指纹识别系统的基本原理、硬件结构设计、用户自定制指令和SOPC系统设计;详细说明如何在SOPC开发工具中完成系统的硬件开发和在NIOSⅡIDE集成开发环境中完成系统的软件开发。 展开更多
关键词 定制指令 算法的硬件逻辑实现 指纹识别 嵌入式系统
下载PDF
具有硬件逻辑和精度自检功能的STD A/D模板
4
作者 罗耀华 孙晓光 陈晓宁 《应用科技》 CAS 1994年第1期10-13,共4页
深入分析了STD A/D模板的硬件逻辑和精度自检的原理,并对硬件的具体实现作了详细介绍.
关键词 硬件逻辑 精度 自检 A/D模板
下载PDF
基于ZYNQ的磁悬浮织针阵列控制系统设计 被引量:1
5
作者 王意 刘越 +3 位作者 彭益 李明 周向阳 张成俊 《纺织工程学报》 2024年第2期73-83,共11页
为了满足磁悬浮织针阵列系统在多路织针实时、高速控制方面的需求,基于单针磁悬浮织针控制的研究,利用PL(FPGA)和PS(ARM)等ZYNQ芯片内部资源的灵活逻辑可操作性,设计了硬件逻辑相关的各功能模块。同时,通过AXI总线协议设计了驱动功能IP... 为了满足磁悬浮织针阵列系统在多路织针实时、高速控制方面的需求,基于单针磁悬浮织针控制的研究,利用PL(FPGA)和PS(ARM)等ZYNQ芯片内部资源的灵活逻辑可操作性,设计了硬件逻辑相关的各功能模块。同时,通过AXI总线协议设计了驱动功能IP核,从而保证了PL端与PS端的高效协同工作,实现了对多路织针的实时、高速控制。还借助Vivado软件进行了硬件逻辑的编程和仿真,并搭建了样机试验平台对完整系统进行了测试。实验结果表明:该系统能够对多路磁悬浮织针进行同步、高速和稳定的控制,验证了该系统的有效性和可行性。 展开更多
关键词 磁悬浮 织针阵列 运动控制 ZYNQ 硬件逻辑
下载PDF
LSI测试系统硬件介绍
6
作者 栗学忠 《微处理机》 1990年第2期11-26,共16页
本文简要介绍大规模集成电路测试系统的构成、功能以及如何使用这些功能测试器件。对于测试图形的生成以及各种波形方式作了粗略叙述。文章最后对该系统的选件功能和使用方法作了概括性说明。
关键词 测试系统硬件 LSI 功能测试 测试图形 直流测试 主机系统 直流测量 选件 电流变化 硬件逻辑
下载PDF
数控机床逻辑功能合理分工和优化配置的探讨
7
作者 彭卫 《汽车科技》 1996年第5期36-40,共5页
在对数控系统的软、硬件逻辑线路特点做了对比与分析的基础上,对软、硬件逻辑模块如何分工以实现机床逻辑功能要求这一问题,提出了合理分工及优化配置的原则和方案,并以实际工作为例做了说明。
关键词 分工 配置 硬件逻辑 数控机床 逻辑功能
下载PDF
在双端口SRAM中实现同步硬件原语
8
作者 姚丽娜 胡建国 《微计算机信息》 北大核心 2008年第11期273-274,304,共3页
在多处理器并行环境中,必须通过同步机制保证系统的一致性。硬件实现同步原语能大大减小系统开销,提高同步可靠性。本文介绍了如何在双端口SRAM中实现同步硬件原语,可在处理器不支持同步硬件原语的条件下提供可靠的同步机制。
关键词 同步硬件原语逻辑 双端口SRAM 同步机制
下载PDF
TTC硬逻辑实现方法
9
作者 王万令 《常熟高专学报》 1997年第1期46-49,共4页
关键词 控制器 时间控制 逻辑硬件 温度控制 工业控制
下载PDF
基于CPLD的RS422接口电路设计 被引量:4
10
作者 孙晓辉 《航空计算技术》 2007年第5期59-62,共4页
RS422总线目前已大量用于长距离线路通讯。阐述了一种利用CPLD作为主控单元所构成的RS422接口转换电路,该接口电路所有运算功能均采用硬件逻辑实现,具有响应速度快、可靠性高、通用性和灵活性强的特点。
关键词 RS422 CPLD 接口电路 硬件逻辑
下载PDF
基于VC的LTE4G通信modem软件仿真平台的搭建 被引量:1
11
作者 郭梦霞 《电子设计工程》 2015年第16期85-87,91,共4页
文中阐述了4G无线仿真平台的搭建,描述了系统的架构和处理流程,并介绍了相关模块,以及模块间的交互过程。重点阐述了模块间通信的介质-环形缓冲区的使用,使得数据能够在模块间安全的传递。该环形缓冲区具有占用空间小,易于管理等优点,... 文中阐述了4G无线仿真平台的搭建,描述了系统的架构和处理流程,并介绍了相关模块,以及模块间的交互过程。重点阐述了模块间通信的介质-环形缓冲区的使用,使得数据能够在模块间安全的传递。该环形缓冲区具有占用空间小,易于管理等优点,能够广泛应用于其它通用平台。并且,该仿真平台使用C语言开发,编程简洁,方便后继开发;且平台的可移植性好,方便在不同操作系统上移植开发。同时,该仿真平台使用模块化设计,具有良好的扩展性,通过修改代码硬件逻辑的桩代码,可以使用在不同的芯片开发平台上。 展开更多
关键词 硬件逻辑 3GPP MIMO 环形缓冲区
下载PDF
VHDL语言在EDA开发软件MAX+PlusII之应用
12
作者 王京生 孙林 《山东科技大学学报(自然科学版)》 CAS 2004年第1期42-43,共2页
介绍了EDA开发工具软件MAX+PlusII的主要功能;VHDL语言在进行硬件电路描述时所具有的多层次描述系统硬件功能的能力,以及在程序编译时易出现的问题。
关键词 VHDL语言 EDA开发软件 MAX+PLUSII 硬件逻辑电路 可编程逻辑器件
下载PDF
APPLEⅡ—MY单片机开发系统
13
作者 熊新阶 《黄冈师范学院学报》 1989年第2期24-27,共4页
本文介绍了利用 AppleⅡ微机作为系统机自行设计 Appl eⅡ—My 单片机开发系统的方法,说明了它的特点,较详细地叙述了系统中 My 卡的硬件逻辑.
关键词 单片机开发 APPLE MY 硬件逻辑 系统机 开发系统 APPLE 控制器构成 应用程序 原有功能
下载PDF
基于MicroBlaze软核处理器的Bootloader设计 被引量:5
14
作者 戴岳 苗长云 荣锋 《工矿自动化》 2009年第11期20-23,共4页
文章介绍了基于MicroBlaze软核处理器的Bootloader程序的设计,详细介绍了适用该程序的FPGA嵌入式系统的硬件配置及Bootloader程序设计的硬件逻辑设计流程和软件设计流程。该程序是在FPGA硬件配置完毕之后,在内部处理器上运行的一段启动... 文章介绍了基于MicroBlaze软核处理器的Bootloader程序的设计,详细介绍了适用该程序的FPGA嵌入式系统的硬件配置及Bootloader程序设计的硬件逻辑设计流程和软件设计流程。该程序是在FPGA硬件配置完毕之后,在内部处理器上运行的一段启动代码,用来将FLASH中的用户程序传输至外部RAM,并引导嵌入式系统从用户程序中开始运行。它解决了使用大规模复杂应用程序的嵌入式系统的引导问题,已在实际中应用,具有良好的适应性。 展开更多
关键词 嵌入式系统 BOOTLOADER程序 MicroBlaze软核处理器 硬件逻辑设计 软件设计 FPGA SPI FLASH
下载PDF
基于FPGA外触发同步控制的线阵CCD驱动研究 被引量:3
15
作者 朱继伟 杨晋 +4 位作者 郭雪强 冯树龙 马婷婷 郭汉洲 沈春阳 《光电子技术》 CAS 北大核心 2020年第4期265-269,共5页
完成以高速FPGA技术为核心,实现根据外部需求使用外触发同步控制的线阵CCD采集光谱信号的驱动。通过测试,设计的CCD驱动采样固定延时时间为2.8099μs,延时精度不大于86.1 ns,线阵CCD采集到的光谱信号满足光谱分析要求。设计实现外触发... 完成以高速FPGA技术为核心,实现根据外部需求使用外触发同步控制的线阵CCD采集光谱信号的驱动。通过测试,设计的CCD驱动采样固定延时时间为2.8099μs,延时精度不大于86.1 ns,线阵CCD采集到的光谱信号满足光谱分析要求。设计实现外触发方式控制TCD1304采集光信号,可以为后期工业测试提供应用参考。 展开更多
关键词 光电传感器 外触发同步控制 硬件逻辑驱动
下载PDF
一种三臂式交流稳压器的测控系统设计 被引量:1
16
作者 叶淼胤 张文超 《杭州电子科技大学学报(自然科学版)》 2016年第1期16-20,共5页
采用一种无自耦变压器的方案,通过改变拓扑中的3组桥臂的状态,从而达到稳压的目的.设计了一种高效的测控系统,通过对输入输出电压实时检测,微控制器产生相应的PWM信号和控制信号,并且通过硬件逻辑电路对控制信号的处理,有效地减轻了微... 采用一种无自耦变压器的方案,通过改变拓扑中的3组桥臂的状态,从而达到稳压的目的.设计了一种高效的测控系统,通过对输入输出电压实时检测,微控制器产生相应的PWM信号和控制信号,并且通过硬件逻辑电路对控制信号的处理,有效地减轻了微控制器的负担,增加了系统的安全性和稳定性,采用新型的三臂式拓扑结构,提高了稳压器的整体效率. 展开更多
关键词 自耦变压器 桥臂 硬件逻辑电路
下载PDF
基于Zynq7000的空气质量采集与显示实验设计 被引量:6
17
作者 王明伟 李铭 杨荣 《实验技术与管理》 CAS 北大核心 2019年第11期45-49,共5页
为提高本科生工程实践能力,激发学生工程设计的兴趣,设计了空气质量实时监测采集显示实验。以Xilinx公司最新全可编程控制器Zynq7000为硬件平台,将硬件逻辑编程设计与嵌入式软件开发相结合,进行空气质量的实时检测。通过该实验平台,使... 为提高本科生工程实践能力,激发学生工程设计的兴趣,设计了空气质量实时监测采集显示实验。以Xilinx公司最新全可编程控制器Zynq7000为硬件平台,将硬件逻辑编程设计与嵌入式软件开发相结合,进行空气质量的实时检测。通过该实验平台,使学生了解并掌握嵌入式开发和硬件逻辑控制两种不同的设计思路,接触业界开发设计的前沿技术,提升学生综合素质。 展开更多
关键词 空气质量 数据采集与显示 嵌入式开发 硬件逻辑设计 Zynq
下载PDF
采用单片机控制CO_2焊丝层绕机 被引量:1
18
作者 孙少凡 《信息技术》 2003年第5期44-45,48,共3页
介绍了单片机控制焊丝层绕机的原理 ,指出影响焊丝层绕的两个主要原因。通过利用单片机在动态情况下检测焊丝误差累积 ,并及时处理调整该层的预置圈数 ,跟踪调整送丝速度 ,保证绕丝张力不变 ,实现层绕。
关键词 单片机 二氧化碳 焊丝层绕机 气体保护焊 工作原理 硬件逻辑电路原理
下载PDF
D/A模板自检功能
19
作者 罗耀华 李金 +1 位作者 张仁忠 吴雨山 《黑龙江自动化技术与应用》 1995年第1期55-57,共3页
本文深入分析了D/A模板的硬件逻辑功能和精度自检的原理,并对硬件的具体实现方法作了详细的介绍。
关键词 硬件逻辑功能 D/A模板 精度 自检功能
下载PDF
基于Kintex7的图像显示实验设计
20
作者 王明伟 杨荣 +2 位作者 李铭 张育林 黄宝娟 《电气电子教学学报》 2022年第3期150-153,共4页
为提高本科生工程实践能力,激发学生工程开发兴趣,设计了一种图像显示实验。以Xilinx公司最新的28 nm工艺FPGA为控制核心,结合业界通用的开发工具,开展基于VGA接口的图像显示实验。通过该实验,能够使学生熟悉、理解并掌握逻辑开发的设... 为提高本科生工程实践能力,激发学生工程开发兴趣,设计了一种图像显示实验。以Xilinx公司最新的28 nm工艺FPGA为控制核心,结合业界通用的开发工具,开展基于VGA接口的图像显示实验。通过该实验,能够使学生熟悉、理解并掌握逻辑开发的设计流程,接触业界开发设计的前沿技术,对提升学生综合素质很有益处。 展开更多
关键词 实践教学 FPGA 硬件逻辑设计
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部