期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
应用于SoC功能验证的快速处理器仿真模型
被引量:
2
1
作者
孟建熠
黄凯
+1 位作者
严晓浪
葛海通
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2009年第3期401-405,522,共6页
针对处理器仿真模型在SoC功能验证中效率低下的问题,提出了一种基于时间域和空间域仿真冗余压缩的处理器快速仿真模型.基于时间域的仿真冗余压缩方法通过监测总线工作状态,消除总线空闲下的系统冗余仿真.基于空间域的仿真冗余压缩方法...
针对处理器仿真模型在SoC功能验证中效率低下的问题,提出了一种基于时间域和空间域仿真冗余压缩的处理器快速仿真模型.基于时间域的仿真冗余压缩方法通过监测总线工作状态,消除总线空闲下的系统冗余仿真.基于空间域的仿真冗余压缩方法通过监测程序访问存储器的地址空间,缩减访问本地存储空间时的冗余系统仿真.实验结果表明,该模型在保证仿真精度高于80%的基础上,可有效减少系统冗余的仿真事务;当2种方法联合应用时平均提高仿真速度60.27倍左右,从而提高软硬件协同设计的效率.
展开更多
关键词
处理器仿真模型
时间
域
压缩
空间域压缩
软硬件协同设计
下载PDF
职称材料
题名
应用于SoC功能验证的快速处理器仿真模型
被引量:
2
1
作者
孟建熠
黄凯
严晓浪
葛海通
机构
浙江大学超大规模集成电路设计研究所
出处
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2009年第3期401-405,522,共6页
文摘
针对处理器仿真模型在SoC功能验证中效率低下的问题,提出了一种基于时间域和空间域仿真冗余压缩的处理器快速仿真模型.基于时间域的仿真冗余压缩方法通过监测总线工作状态,消除总线空闲下的系统冗余仿真.基于空间域的仿真冗余压缩方法通过监测程序访问存储器的地址空间,缩减访问本地存储空间时的冗余系统仿真.实验结果表明,该模型在保证仿真精度高于80%的基础上,可有效减少系统冗余的仿真事务;当2种方法联合应用时平均提高仿真速度60.27倍左右,从而提高软硬件协同设计的效率.
关键词
处理器仿真模型
时间
域
压缩
空间域压缩
软硬件协同设计
Keywords
processor simulation model
temporal redundant compression (TRC)
spatial redundant compression (SRC)
software and hardware co-design
分类号
TP337 [自动化与计算机技术—计算机系统结构]
TP332 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
应用于SoC功能验证的快速处理器仿真模型
孟建熠
黄凯
严晓浪
葛海通
《浙江大学学报(工学版)》
EI
CAS
CSCD
北大核心
2009
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部