期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
AHB直流变换器的ZVS原理分析与控制 被引量:2
1
作者 张友军 《自动化仪表》 CAS 2005年第12期23-25,共3页
针对一种小功率的不对称半桥AHB直流变换器。利用其变压器励磁电流实现开关管零电压开关ZVS,采用同步整流控制和突发模式控制技术,可以有效地提高变频器的效率和减少待机功耗。
关键词 变换器 零电压开关 同步整流 突发模式控制 待机功率
下载PDF
大功率适配器的快速负载动态响应控制与设计
2
作者 张友军 《电测与仪表》 北大核心 2006年第5期56-59,共4页
为改善一种大功率笔记本电脑适配器的负载动态响应速度,本文分析研究了该适配器的电路工作原理和控制方法,并对原有的控制电路进行了设计改进。试验与测量结果表明:改进后的适配器负载动态响应速度快、输出电压变化量小,满足适配器的设... 为改善一种大功率笔记本电脑适配器的负载动态响应速度,本文分析研究了该适配器的电路工作原理和控制方法,并对原有的控制电路进行了设计改进。试验与测量结果表明:改进后的适配器负载动态响应速度快、输出电压变化量小,满足适配器的设计标准。 展开更多
关键词 动态响应 适配器 同步整流 突发模式控制 待机功率
下载PDF
一种多模式高效率单片同步BUCK型DC-DC变换器 被引量:2
3
作者 张鹏婷 王俊峰 《微电子学与计算机》 CSCD 北大核心 2009年第7期109-112,共4页
提出了一种可在两种控制模式下工作的峰值电流模式单片Buck型同步DC-DC变换器,在突发模式(Burstmode)下应用了动态部分关断技术(DPSS),使整个芯片的静态电流降低到63.5μA,并在宽负载范围内都有较高的效率.提出了一种适用于两种控制模... 提出了一种可在两种控制模式下工作的峰值电流模式单片Buck型同步DC-DC变换器,在突发模式(Burstmode)下应用了动态部分关断技术(DPSS),使整个芯片的静态电流降低到63.5μA,并在宽负载范围内都有较高的效率.提出了一种适用于两种控制模式的电流检测和斜坡补偿叠加电路,提高了动态响应速度.该变换器采用0.8μm汉磊BCD工艺模型仿真,验证了设计的正确性.在4.2V转换1.5V的条件下,突发模式时,转换效率为84%;PWM模式时,转换效率为75.8%.在4.2转换到3.3V时,芯片能达到95.2%的最高转换效率,此时负载电流150mA. 展开更多
关键词 开关DC-DC变换器 PWM控制模式 突发控制模式 电流检测 斜坡补偿 动态部分关断技术(DPSS)
下载PDF
Switched-mode AGC circuits with internally created reset module for burst-mode unbalanced data optical receiver
4
作者 Wang Rong Wang Zhigong +2 位作者 Wang Weibai Xu Jian Guan Zhiqiang 《High Technology Letters》 EI CAS 2011年第3期317-324,共8页
This paper presents an innovative switched-mode auto gain control (AGC) circuit with internally created reset module for DC-10Mb/s burst-mode unbalanced (BMU) optical data transmission. Conventional AGC circuit is... This paper presents an innovative switched-mode auto gain control (AGC) circuit with internally created reset module for DC-10Mb/s burst-mode unbalanced (BMU) optical data transmission. Conventional AGC circuit is inappropriate for BMU data transmission because it is based on average level detection and requires considerable time to settle on a predefined gain. Therefore, we adopt a fast switched-mode AGC based on peak level detection. After the gain is adjusted, the peak level detectors need to re-detect the peak level of the input signal. Thus, we develop an internally created reset module. This AGC with reset module exhibits a fast operation and achieves an adjusted stable gain within one-bit, avoiding any bit loss up to 10Mb/s data rate. During power-up, the peak level detectors possibly hold an uncertain level resulting in the bit-errors. We propose a power-up reset circuit to solve this problem. Designed in a 0.5μm CMOS technology, the circuit achieves an optical sensitivity of better than -30dBm and a wide dynamic range of over 30dB with a power dissipation of only 30 mW from a 5V supply. 展开更多
关键词 burst-mode unbalanced (BMU) data optical receiver auto gain control (AGC) internally created reset module bit loss
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部