期刊文献+
共找到18篇文章
< 1 >
每页显示 20 50 100
基于UVM的MIPI DSI系统级可重用验证平台 被引量:2
1
作者 周文强 《电子与封装》 2022年第8期40-47,共8页
针对移动产业处理器高速显示串行接口(MIPI DSI),提出了一种基于通用验证方法学(UVM)的系统级可重用验证方法,并设计了相应的验证平台。该平台可重复利用性强,平台中设计的各种组件和测试激励在不同项目中均可重复利用或稍加修改即可利... 针对移动产业处理器高速显示串行接口(MIPI DSI),提出了一种基于通用验证方法学(UVM)的系统级可重用验证方法,并设计了相应的验证平台。该平台可重复利用性强,平台中设计的各种组件和测试激励在不同项目中均可重复利用或稍加修改即可利用,大大缩短了验证时间;从系统级上验证,而不是模块级,因此更加接近整体芯片的实际运行过程,能更好地发现设计上的错误;平台中设计的参考模型通过记分板可实时在线比较期望值和实际值,一旦不匹配,仿真立即停止并报告详细的错误信息,便于快速精准定位错误,缩短了调试的时间。实验结果表明,设计的系统级可重用验证平台能够有效验证MIPI,除一些冗余的信号和代码外,覆盖率达到100%。 展开更多
关键词 系统级可重用验证平台 通用验证方法学 MIPI
下载PDF
IA-64微处理器系统级验证平台的设计与实现 被引量:2
2
作者 胡建国 姚丽娜 +1 位作者 夏笠芹 刘娟 《微电子学》 CAS CSCD 北大核心 2008年第3期369-372,共4页
探讨了微处理器验证的关键技术。针对IA-64微处理器芯片设计验证,设计了系统级软硬件协同验证平台;并成功验证了自主设计的IA-64微处理器的正确性和兼容性。该平台提高了验证效率和质量。
关键词 系统验证 验证平台 软硬件协同验证 微处理器
下载PDF
核电仪控系统平台器件级兼容性设计研究
3
作者 陈美远 刘艳阳 +6 位作者 朱宏亮 何正熙 何亮 郑杲 王春蕾 刘依依 王昭苏 《自动化仪表》 CAS 2023年第S01期246-250,共5页
针对国际电子元器件市场形势复杂多变的现状,结合核电行业面临的挑战与机遇,提出了核电仪控系统平台器件级兼容性设计研究。通过分析核电仪控系统平台兼容性设计需求及国产器件行业的总体情况,梳理出了中央控制器、通用微控制器、可编... 针对国际电子元器件市场形势复杂多变的现状,结合核电行业面临的挑战与机遇,提出了核电仪控系统平台器件级兼容性设计研究。通过分析核电仪控系统平台兼容性设计需求及国产器件行业的总体情况,梳理出了中央控制器、通用微控制器、可编程逻辑器件三类主要器件,并对三类器件的国产供应商和系列产品情况进行了介绍。明确了现有国产器件的系列产品和性能可有力支撑核电仪控系统平台器件级兼容性设计研究。提出了依托行业联盟牵头建立核电仪控行业通用的国产器件验证评价体系和优选目录,并详细阐述了验证评价体系和优选目录建立的主要环节、要素和方法。该研究的成果可推动核电仪控系统平台器件级兼容性设计进程,促进我国核电仪控全行业的高质量快速发展。 展开更多
关键词 核电仪控系统平台 器件兼容性设计 行业联盟 验证评价体系 优选目录
下载PDF
CPU系统级验证平台的研究与实现
4
作者 罗桂琼 《邵阳学院学报(自然科学版)》 2006年第2期46-49,共4页
随着CPU设计尺寸和设计复杂度的不断增加,功能验证已经成为整个设计过程中的严重瓶颈,文章回顾了系统级验证的一些技术,针对我们设计的64位CPU系统级验证,设计了CPU系统级自动化验证平台.实用表明,该平台简化了验证流程,提高了验证效率.
关键词 系统验证 验证平台 功能验证
下载PDF
兆瓦级风力发电机组控制系统仿真试验验证平台设计 被引量:3
5
作者 王营 夏青 +1 位作者 文武 赵曦 《机电产品开发与创新》 2020年第2期39-41,共3页
针对兆瓦级风力发电控制系统具有实时性、多任务、多变量的特点,设计开发具有模块化设计、功能化分区、全系统交联等三大功能的兆瓦级风力发电控制系统仿真试验验证平台,该仿真试验验证平台可以实现对兆瓦级风力发电控制系统所有控制策... 针对兆瓦级风力发电控制系统具有实时性、多任务、多变量的特点,设计开发具有模块化设计、功能化分区、全系统交联等三大功能的兆瓦级风力发电控制系统仿真试验验证平台,该仿真试验验证平台可以实现对兆瓦级风力发电控制系统所有控制策略和性能指标进行验证,为研究开发新型风电机组控制系统提供了必要的手段。 展开更多
关键词 兆瓦 模块化 功能化 系统交联 仿真试验验证平台
下载PDF
下一代SoC的系统级集成需要平台验证
6
作者 耀国 《电子产品世界》 2002年第09B期28-30,共3页
关键词 SOC 通信芯片 系统集成 平台验证
下载PDF
验证平台的可重用性分析 被引量:2
7
作者 詹文法 马俊 +1 位作者 黄玉 程一飞 《计算机科学》 CSCD 北大核心 2004年第B09期198-200,219,共4页
传统的验证方法学已经不能满足SoC验证的需求,现在通常使用验证平台来提高验证的质量.SoC的设计实际上是IP的集成设计,因此需要建立两个验证平台:IP单独验证平台和SoC系统验证平台.为了减少验证时间,提高验证质量,最有效的办法... 传统的验证方法学已经不能满足SoC验证的需求,现在通常使用验证平台来提高验证的质量.SoC的设计实际上是IP的集成设计,因此需要建立两个验证平台:IP单独验证平台和SoC系统验证平台.为了减少验证时间,提高验证质量,最有效的办法是使这两个验证平台统一,即IP单独验证平台的部分元件甚至全部元件可以直接被SoC系统验证平台重用。本文对验证平台的元件,如激励、驱动、监视器、脚本等的可重用性进行了分析,并提出了达到最大可重用的验证平台的设计方法,按该方法设计的验证平台的可重用率至少可达到60%. 展开更多
关键词 验证平台 SOC系统 IP SOC验证 元件 监视器 可重用 脚本 验证方法 集成设计
下载PDF
一种可重用的验证平台结构 被引量:3
8
作者 詹文法 马俊 +1 位作者 张溯 许修兵 《微机发展》 2005年第3期127-129,共3页
传统的验证方法学已经不能满足SoC验证的需求,现在通常使用验证平台来提高验证的质量。SoC的设计实际上是IP的集成设计,因此需要建立两个验证平台:IP单独验证平台和SoC集成验证平台。为了减少验证时间,提高验证质量,最有效的办法是使这... 传统的验证方法学已经不能满足SoC验证的需求,现在通常使用验证平台来提高验证的质量。SoC的设计实际上是IP的集成设计,因此需要建立两个验证平台:IP单独验证平台和SoC集成验证平台。为了减少验证时间,提高验证质量,最有效的办法是使这两个验证平台统一,即IP单独验证平台的部分元件甚至全部元件可以直接被SoC集成验证平台重用。文中提出的验证平台结构,可以直接使IP单独验证平台的部分元件,如激励、驱动、监视器、脚本等可以直接为SoC集成验证平台所重用。 展开更多
关键词 验证平台 功能验证 总线 系统芯片 可重用
下载PDF
展讯采用Cadence Palladium XP II平台用于移动系统芯片和软硬件联合验证
9
《中国集成电路》 2014年第5期11-11,共1页
Cadence设计系统公司日前宣布,展讯通信有限公司(Spreadtrum Inc.)选择Cadence Palladium XPII验证计算平台用于系统芯片(SoC)验证和系统级验证。
关键词 Cadence设计系统公司 PALLADIUM 系统验证 移动系统 计算平台 芯片 软硬件 INC
下载PDF
基于SOC典型结构的系统验证环境 被引量:5
10
作者 张宇弘 何乐年 +1 位作者 严晓浪 汪乐宇 《微电子学》 CAS CSCD 北大核心 2003年第2期98-101,共4页
 IP集成已经成为SOC的主要设计方法,但是IP间的不兼容性和冲突带来了SOC设计的大量问题。文章给出了一种基于IP总线的SOC标准架构,并在这一架构上建立了系统验证环境。该验证环境利用现有的EDA工具,并建立在广泛使用的IP重用规范之上,...  IP集成已经成为SOC的主要设计方法,但是IP间的不兼容性和冲突带来了SOC设计的大量问题。文章给出了一种基于IP总线的SOC标准架构,并在这一架构上建立了系统验证环境。该验证环境利用现有的EDA工具,并建立在广泛使用的IP重用规范之上,因此具有很强的可移植性。同时,该环境使激励文件也能与IP一起被SOC设计重用,大大减轻了系统验证的工作。该环境适用于SOC设计的各个阶段,并且具有软硬件协同仿真的能力。 展开更多
关键词 SOC 系统验证环境 集成电路 IP重用 系统芯片
下载PDF
可重用的IP认证平台的设计
11
作者 詹文法 张振 +1 位作者 林慧君 张溯 《微机发展》 2005年第1期61-64,共4页
随着SoC出现,出现了大量可重用的IP库。这些IP可能来自公司内部的不同部门,也有可能来自外部的IP供应商。一方面为了使IP用户可以在芯片设计中更好地使用一些可重用的IP块,另一方面IP供应商也需要对IP的可重用性进行估计,以便通过不断... 随着SoC出现,出现了大量可重用的IP库。这些IP可能来自公司内部的不同部门,也有可能来自外部的IP供应商。一方面为了使IP用户可以在芯片设计中更好地使用一些可重用的IP块,另一方面IP供应商也需要对IP的可重用性进行估计,以便通过不断改善设计方法学和设计技术最终能设计高可重用的IP块,因此需要对IP的可重用性进行评估,相应的就需要有一套完善的IP可重用性的评估系统。在分析了重用方法学手册和OpenMORE的基础上,讨论了可重用的IP认证平台的设计与开发,指出了已有系统的不足,提出了用数据库理论和使用VisualBasic6.0来实现,并进一步对系统设计中的ADO技术、树型目录结构等一些关键技术提出了实现方法。 展开更多
关键词 可重用 认证平台 设计 系统芯片 验证
下载PDF
基于RVM的可重用性SoC测试平台设计 被引量:2
12
作者 张旭峰 杨丰瑞 郑建宏 《电子技术应用》 北大核心 2006年第5期82-84,共3页
简要介绍了一种基于事务的用于SoC系统芯片验证的RVM验证方法学,以及应用该方法学搭建的具有分层结构的测试平台,该测试平台具有良好的可重用性。为了对该方法进行示范,验证了TD-SCDMA手机芯片中的I2C模块的RTL级实现,并给出了相应的测... 简要介绍了一种基于事务的用于SoC系统芯片验证的RVM验证方法学,以及应用该方法学搭建的具有分层结构的测试平台,该测试平台具有良好的可重用性。为了对该方法进行示范,验证了TD-SCDMA手机芯片中的I2C模块的RTL级实现,并给出了相应的测试平台模型及其在系统级上的重用。 展开更多
关键词 RVM 可重用性测试平台 基于事务的验证 寄存器传输验证
下载PDF
基于System Studio、VCS和DesignWare IP平台使用虚拟原型方法进行软硬件协同验证
13
作者 Markus Willems Mark Warren 《电子设计应用》 2003年第11期17-22,3-4,共6页
对复杂的系统级芯片进行验证要采用软硬件协同验证的方法,现有的验证手段已经达到了自身的极限,而硬件和软件只能在系统的具体环境中进行验证,所以必须进行模型转换,即转而使用虚拟原型的方法。Synopsys提供了一套支持虚拟原型概念的完... 对复杂的系统级芯片进行验证要采用软硬件协同验证的方法,现有的验证手段已经达到了自身的极限,而硬件和软件只能在系统的具体环境中进行验证,所以必须进行模型转换,即转而使用虚拟原型的方法。Synopsys提供了一套支持虚拟原型概念的完整解决方案。 展开更多
关键词 系统芯片 设计 硬件 软件 协同验证 DesignWareIP平台
下载PDF
基于AMBA总线USB控制器的SOC设计与验证 被引量:1
14
作者 贾凡 谢蒂 杨义先 《电子测量技术》 2007年第12期95-97,共3页
随着移动终端对USB接口的支持,USB设备的小体积和低功耗成为设计的两大目标,USB设备的SOC设计很好地满足了这两方面要求。如何选择可复用IP、总线连接和对各IP模块进行系统级验证是SOC设计的核心,同时USB协议自身实现和测试的复杂性,这... 随着移动终端对USB接口的支持,USB设备的小体积和低功耗成为设计的两大目标,USB设备的SOC设计很好地满足了这两方面要求。如何选择可复用IP、总线连接和对各IP模块进行系统级验证是SOC设计的核心,同时USB协议自身实现和测试的复杂性,这些都是芯片设计成败的关键。本文通过一个基于ARM TDMI IP与USB1.1控制器IP的SOC设计与实现,阐述了多IPSOC的一般设计方法,同时给出了USB控制器的验证及调试方法。 展开更多
关键词 片上系统 IP重用 USB控制器 系统验证
下载PDF
Veloce Apps扩充硬件仿真平台
15
《今日电子》 2016年第4期72-72,共1页
Mentor Graphics公司宣布,推出用于Veloce硬件仿真平台的新型应用程序,自此开辟了硬件仿真的新纪元。新型Veloce Apps包括VeloceDeterministic ICE, Veloce DFT和Veloce FastPath,可以解决复杂SoC和系统设计中的关键系统级验证难题... Mentor Graphics公司宣布,推出用于Veloce硬件仿真平台的新型应用程序,自此开辟了硬件仿真的新纪元。新型Veloce Apps包括VeloceDeterministic ICE, Veloce DFT和Veloce FastPath,可以解决复杂SoC和系统设计中的关键系统级验证难题。这些应用程序在升级的VelOce OS3操作系统上运行,而新的操作系统极大加快了设计编译周期、门级流程和结果重新检查(“可见性时间”)。 展开更多
关键词 硬件仿真 仿真平台 APPS GRAPHICS 系统验证 应用程序 操作系统 ICE
下载PDF
Random testing for system-level functional verification of system-on-chip 被引量:4
16
作者 Ma Qinsheng Cao Yang +1 位作者 Yang Jun Wang Min 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2009年第6期1378-1383,共6页
In order to deal with the limitations during the register transfer level verification, a new functional verification method based on the random testing for the system-level of system-on-chip is proposed.The validity o... In order to deal with the limitations during the register transfer level verification, a new functional verification method based on the random testing for the system-level of system-on-chip is proposed.The validity of this method is proven theoretically.Specifically, testcases are generated according to many approaches of randomization.Moreover, the testbench for the system-level verification according to the proposed method is designed by using advanced modeling language.Therefore, under the circumstances that the testbench generates testcases quickly, the hardware/software co-simulation and co-verification can be implemented and the hardware/software partitioning planning can be evaluated easily.The comparison method is put to use in the evaluation approach of the testing validity.The evaluation result indicates that the efficiency of the partition testing is better than that of the random testing only when one or more subdomains are covered over with the area of errors, although the efficiency of the random testing is generally better than that of the partition testing.The experimental result indicates that this method has a good performance in the functional coverage and the cost of testing and can discover the functional errors as soon as possible. 展开更多
关键词 系统验证 随机测试 功能验证 芯片 寄存器传输 测试案例 测试平台 软件划分
下载PDF
Mentor发布Veloce Apps:开启硬件仿真新纪元
17
《中国集成电路》 2016年第3期48-48,共1页
Mentor Graphics公司近日宣布,推出用于Veloce硬件仿真平台的新型应用程序,自此开辟了硬件仿真的新纪元。新型VeloceApps包括Veloce Deterministic ICE、VeloceDFT和Veloce FastPath,可以解决复杂SoC和系统设计中的关键系统级验证难题。
关键词 硬件仿真 APPS GRAPHICS 系统验证 应用程序 仿真平台 ICE SoC
下载PDF
基于FPGA的SoC原型验证的设计与实现 被引量:7
18
作者 张术利 刘忻 《电子技术(上海)》 2011年第5期71-73,共3页
在SoC开发过程中,基于FPGA的原型验证是一种有效的验证方法,它不仅能加快SoC的开发,降低SoC应用系统的开发成本,而且提高了流片的成功率。文章主要描述了基于FPGA的SoC原型验证的设计与实现,针对FPGA基验证中存在的问题进行了分析并提... 在SoC开发过程中,基于FPGA的原型验证是一种有效的验证方法,它不仅能加快SoC的开发,降低SoC应用系统的开发成本,而且提高了流片的成功率。文章主要描述了基于FPGA的SoC原型验证的设计与实现,针对FPGA基验证中存在的问题进行了分析并提出了解决方案。 展开更多
关键词 现场可编程门阵列 系统芯片 原型验证 验证平台
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部