-
题名基于国产FPGA的可选算法引擎的密码模块实现
- 1
-
-
作者
陈雪松
赵海淇
李秀滢
-
机构
北京电子科技学院
-
出处
《北京电子科技学院学报》
2024年第1期12-22,共11页
-
基金
北京市自然科学基金资助项目(4232034)
中央高校基本科研业务费专项资金项目(3282023038,328202264,328202241)。
-
文摘
在国产FPGA芯片上设计并实现密码算法是服务于我国关键基础设施建设的一项举措。为探讨新型密码算法模块实现的可行性,基于国产FPGA芯片设计了一款可选算法引擎的硬件密码模块,该模块可集成于嵌入式系统中,基于SPI接口实现了两种分组密码算法引擎的自主选择以及多组数据的一次性加解密处理。在此基础上,对比分析了在国产FPGA实现的SM4算法引擎和uBlock算法引擎的性能,并将SM4算法部署在国内和国外两款同档次的FPGA芯片上,对两种芯片的性能等方面进行对比分析。实验结果可知,利用国产FPGA芯片实现硬件密码模块具有较好的可行性,为FPGA的国产化替代提供一定的借鉴经验。
-
关键词
国产FPGA
SM4
uBlock
可选算法
紫光同创
ALTERA
-
Keywords
domestic FPGA
SM4
uBlock
Optional Algorithm
PangoMicro
Altera
-
分类号
TP918
[自动化与计算机技术]
-